Advanced search options

Advanced Search Options 🞨

Browse by author name (“Author name starts with…”).

Find ETDs with:

in
/  
in
/  
in
/  
in

Written in Published in Earliest date Latest date

Sorted by

Results per page:

Sorted by: relevance · author · university · dateNew search

You searched for subject:(Tolerancia Falhas). Showing records 1 – 30 of 93 total matches.

[1] [2] [3] [4]

Search Limiters

Last 2 Years | English Only

Levels

Languages

▼ Search Limiters

1. Gomes, Iuri Albandes Cunha. Uso de redundância modular tripla aproximada para tolerância a falhas em circuitos digitais.

Degree: 2014, Brazil

Este trabalho consiste no estudo acerca da técnica de redundância modular tripla usando circuitos aproximados para tolerância a falhas transientes em circuitos digitais. O uso… (more)

Subjects/Keywords: Microeletrônica; Circuitos digitais; Tolerancia : Falhas

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Gomes, I. A. C. (2014). Uso de redundância modular tripla aproximada para tolerância a falhas em circuitos digitais. (Masters Thesis). Brazil. Retrieved from http://hdl.handle.net/10183/99056

Chicago Manual of Style (16th Edition):

Gomes, Iuri Albandes Cunha. “Uso de redundância modular tripla aproximada para tolerância a falhas em circuitos digitais.” 2014. Masters Thesis, Brazil. Accessed April 16, 2021. http://hdl.handle.net/10183/99056.

MLA Handbook (7th Edition):

Gomes, Iuri Albandes Cunha. “Uso de redundância modular tripla aproximada para tolerância a falhas em circuitos digitais.” 2014. Web. 16 Apr 2021.

Vancouver:

Gomes IAC. Uso de redundância modular tripla aproximada para tolerância a falhas em circuitos digitais. [Internet] [Masters thesis]. Brazil; 2014. [cited 2021 Apr 16]. Available from: http://hdl.handle.net/10183/99056.

Council of Science Editors:

Gomes IAC. Uso de redundância modular tripla aproximada para tolerância a falhas em circuitos digitais. [Masters Thesis]. Brazil; 2014. Available from: http://hdl.handle.net/10183/99056

2. Kologeski, Anelise Lemke. Combinação de estratégias para tolerar falhas em interconexões e aumentar o rendimento na produção de redes intra-chip.

Degree: 2011, Brazil

Uma rede intra-chip pode oferecer melhor desempenho e escalabilidade do que um barramento tradicional, e, portanto, ela tem sido utilizada como uma arquitetura alternativa de… (more)

Subjects/Keywords: Microeletrônica; Tolerancia : Falhas

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Kologeski, A. L. (2011). Combinação de estratégias para tolerar falhas em interconexões e aumentar o rendimento na produção de redes intra-chip. (Masters Thesis). Brazil. Retrieved from http://hdl.handle.net/10183/70240

Chicago Manual of Style (16th Edition):

Kologeski, Anelise Lemke. “Combinação de estratégias para tolerar falhas em interconexões e aumentar o rendimento na produção de redes intra-chip.” 2011. Masters Thesis, Brazil. Accessed April 16, 2021. http://hdl.handle.net/10183/70240.

MLA Handbook (7th Edition):

Kologeski, Anelise Lemke. “Combinação de estratégias para tolerar falhas em interconexões e aumentar o rendimento na produção de redes intra-chip.” 2011. Web. 16 Apr 2021.

Vancouver:

Kologeski AL. Combinação de estratégias para tolerar falhas em interconexões e aumentar o rendimento na produção de redes intra-chip. [Internet] [Masters thesis]. Brazil; 2011. [cited 2021 Apr 16]. Available from: http://hdl.handle.net/10183/70240.

Council of Science Editors:

Kologeski AL. Combinação de estratégias para tolerar falhas em interconexões e aumentar o rendimento na produção de redes intra-chip. [Masters Thesis]. Brazil; 2011. Available from: http://hdl.handle.net/10183/70240

3. Olano, Jimmy Fernando Tarrillo. Exploring the use of multiple modular redundancies for masking accumulated faults in SRAM-based FPGAs.

Degree: 2014, Brazil

Os erros transientes nos bits de memória de configuração dos FPGAs baseados em SRAM são um tema importante devido ao efeito de persistência e a… (more)

Subjects/Keywords: Microeletrônica; Tolerancia : Falhas; Fpga; Fault tolerance; FPGA

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Olano, J. F. T. (2014). Exploring the use of multiple modular redundancies for masking accumulated faults in SRAM-based FPGAs. (Doctoral Dissertation). Brazil. Retrieved from http://hdl.handle.net/10183/103895

Chicago Manual of Style (16th Edition):

Olano, Jimmy Fernando Tarrillo. “Exploring the use of multiple modular redundancies for masking accumulated faults in SRAM-based FPGAs.” 2014. Doctoral Dissertation, Brazil. Accessed April 16, 2021. http://hdl.handle.net/10183/103895.

MLA Handbook (7th Edition):

Olano, Jimmy Fernando Tarrillo. “Exploring the use of multiple modular redundancies for masking accumulated faults in SRAM-based FPGAs.” 2014. Web. 16 Apr 2021.

Vancouver:

Olano JFT. Exploring the use of multiple modular redundancies for masking accumulated faults in SRAM-based FPGAs. [Internet] [Doctoral dissertation]. Brazil; 2014. [cited 2021 Apr 16]. Available from: http://hdl.handle.net/10183/103895.

Council of Science Editors:

Olano JFT. Exploring the use of multiple modular redundancies for masking accumulated faults in SRAM-based FPGAs. [Doctoral Dissertation]. Brazil; 2014. Available from: http://hdl.handle.net/10183/103895

4. Nascimento, Luiz Fernando Legore do. Um algoritmo distribuído e adaptativo para diagnóstico de redes ad hoc móveis com base em informações geográficas.

Degree: 2013, Brazil

 Resumo: Algoritmos de diagnóstico de falhas em nível de sistema são comumente utilizados como uma estratégia de tolerância à falhas. Neles, a partir de uma… (more)

Subjects/Keywords: Algoritmos de computador; Coordenadas geograficas; Tolerancia a falhas (Computação)

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Nascimento, L. F. L. d. (2013). Um algoritmo distribuído e adaptativo para diagnóstico de redes ad hoc móveis com base em informações geográficas. (Masters Thesis). Brazil. Retrieved from http://hdl.handle.net/1884/29411

Chicago Manual of Style (16th Edition):

Nascimento, Luiz Fernando Legore do. “Um algoritmo distribuído e adaptativo para diagnóstico de redes ad hoc móveis com base em informações geográficas.” 2013. Masters Thesis, Brazil. Accessed April 16, 2021. http://hdl.handle.net/1884/29411.

MLA Handbook (7th Edition):

Nascimento, Luiz Fernando Legore do. “Um algoritmo distribuído e adaptativo para diagnóstico de redes ad hoc móveis com base em informações geográficas.” 2013. Web. 16 Apr 2021.

Vancouver:

Nascimento LFLd. Um algoritmo distribuído e adaptativo para diagnóstico de redes ad hoc móveis com base em informações geográficas. [Internet] [Masters thesis]. Brazil; 2013. [cited 2021 Apr 16]. Available from: http://hdl.handle.net/1884/29411.

Council of Science Editors:

Nascimento LFLd. Um algoritmo distribuído e adaptativo para diagnóstico de redes ad hoc móveis com base em informações geográficas. [Masters Thesis]. Brazil; 2013. Available from: http://hdl.handle.net/1884/29411

5. Carvalho, Vicente Bueno. Desenvolvimento e teste de um monitor de barramento I2C para proteção contra falhas transientes.

Degree: 2016, Brazil

A comunicação entre circuitos integrados tem evoluído em desempenho e confiabilidade ao longo dos anos. Inicialmente os projetos utilizavam barramentos paralelos, onde existe a necessidade… (more)

Subjects/Keywords: Microeletrônica; Tolerancia : Falhas; I2C protocol; Fault tolerance; Aerospace; APSoC; PsoC

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Carvalho, V. B. (2016). Desenvolvimento e teste de um monitor de barramento I2C para proteção contra falhas transientes. (Masters Thesis). Brazil. Retrieved from http://hdl.handle.net/10183/150164

Chicago Manual of Style (16th Edition):

Carvalho, Vicente Bueno. “Desenvolvimento e teste de um monitor de barramento I2C para proteção contra falhas transientes.” 2016. Masters Thesis, Brazil. Accessed April 16, 2021. http://hdl.handle.net/10183/150164.

MLA Handbook (7th Edition):

Carvalho, Vicente Bueno. “Desenvolvimento e teste de um monitor de barramento I2C para proteção contra falhas transientes.” 2016. Web. 16 Apr 2021.

Vancouver:

Carvalho VB. Desenvolvimento e teste de um monitor de barramento I2C para proteção contra falhas transientes. [Internet] [Masters thesis]. Brazil; 2016. [cited 2021 Apr 16]. Available from: http://hdl.handle.net/10183/150164.

Council of Science Editors:

Carvalho VB. Desenvolvimento e teste de um monitor de barramento I2C para proteção contra falhas transientes. [Masters Thesis]. Brazil; 2016. Available from: http://hdl.handle.net/10183/150164

6. Pereira, Mônica Magalhães. A reliability analysis approach to assist the design of aggressively scaled reconfigurable architectures.

Degree: 2012, Brazil

 As computer systems are built with aggressively scaled and unreliable technologies, some implementations rely on function specialization with reconfigurable computing to increase performance by exploiting… (more)

Subjects/Keywords: Tolerancia : Falhas; Microeletrônica; Cmos; Reconfigurable architectures; Fault tolerance; Reliability analysis; Scaling

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Pereira, M. M. (2012). A reliability analysis approach to assist the design of aggressively scaled reconfigurable architectures. (Doctoral Dissertation). Brazil. Retrieved from http://hdl.handle.net/10183/49068

Chicago Manual of Style (16th Edition):

Pereira, Mônica Magalhães. “A reliability analysis approach to assist the design of aggressively scaled reconfigurable architectures.” 2012. Doctoral Dissertation, Brazil. Accessed April 16, 2021. http://hdl.handle.net/10183/49068.

MLA Handbook (7th Edition):

Pereira, Mônica Magalhães. “A reliability analysis approach to assist the design of aggressively scaled reconfigurable architectures.” 2012. Web. 16 Apr 2021.

Vancouver:

Pereira MM. A reliability analysis approach to assist the design of aggressively scaled reconfigurable architectures. [Internet] [Doctoral dissertation]. Brazil; 2012. [cited 2021 Apr 16]. Available from: http://hdl.handle.net/10183/49068.

Council of Science Editors:

Pereira MM. A reliability analysis approach to assist the design of aggressively scaled reconfigurable architectures. [Doctoral Dissertation]. Brazil; 2012. Available from: http://hdl.handle.net/10183/49068

7. Bezerra, Carlos Eduardo Benevides. Scalable state machine replication.

Degree: 2016, Brazil

Redundância provê tolerância a falhas. Um serviço pode ser executado em múltiplos servidores que se replicam uns aos outros, de maneira a prover disponibilidade do… (more)

Subjects/Keywords: Tolerancia : Falhas; Replicacao : Dados; Escalonamento; State machine replication; Scalability; Atomic multicast

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Bezerra, C. E. B. (2016). Scalable state machine replication. (Doctoral Dissertation). Brazil. Retrieved from http://hdl.handle.net/10183/148568

Chicago Manual of Style (16th Edition):

Bezerra, Carlos Eduardo Benevides. “Scalable state machine replication.” 2016. Doctoral Dissertation, Brazil. Accessed April 16, 2021. http://hdl.handle.net/10183/148568.

MLA Handbook (7th Edition):

Bezerra, Carlos Eduardo Benevides. “Scalable state machine replication.” 2016. Web. 16 Apr 2021.

Vancouver:

Bezerra CEB. Scalable state machine replication. [Internet] [Doctoral dissertation]. Brazil; 2016. [cited 2021 Apr 16]. Available from: http://hdl.handle.net/10183/148568.

Council of Science Editors:

Bezerra CEB. Scalable state machine replication. [Doctoral Dissertation]. Brazil; 2016. Available from: http://hdl.handle.net/10183/148568

8. Rodrigues, Gennaro Severino. Approximate Computing Strategies for Low-Overhead Fault Tolerance in Safety-Critical Applications.

Degree: 2019, Brazil

Este trabalho estuda a confiabilidade de sistemas embarcados com computação aproximada em software e projetos de hardware. Ele apresenta métodos de computação aproximada e técnicas… (more)

Subjects/Keywords: Microeletrônica; Tolerancia : Falhas; Approximate Circuits; Approximate-TMR; Critical Systems

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Rodrigues, G. S. (2019). Approximate Computing Strategies for Low-Overhead Fault Tolerance in Safety-Critical Applications. (Doctoral Dissertation). Brazil. Retrieved from http://hdl.handle.net/10183/206314

Chicago Manual of Style (16th Edition):

Rodrigues, Gennaro Severino. “Approximate Computing Strategies for Low-Overhead Fault Tolerance in Safety-Critical Applications.” 2019. Doctoral Dissertation, Brazil. Accessed April 16, 2021. http://hdl.handle.net/10183/206314.

MLA Handbook (7th Edition):

Rodrigues, Gennaro Severino. “Approximate Computing Strategies for Low-Overhead Fault Tolerance in Safety-Critical Applications.” 2019. Web. 16 Apr 2021.

Vancouver:

Rodrigues GS. Approximate Computing Strategies for Low-Overhead Fault Tolerance in Safety-Critical Applications. [Internet] [Doctoral dissertation]. Brazil; 2019. [cited 2021 Apr 16]. Available from: http://hdl.handle.net/10183/206314.

Council of Science Editors:

Rodrigues GS. Approximate Computing Strategies for Low-Overhead Fault Tolerance in Safety-Critical Applications. [Doctoral Dissertation]. Brazil; 2019. Available from: http://hdl.handle.net/10183/206314

9. Cardoso, Douglas Maciel. Eficiência e custos das técnicas de tolerância a falhas para proteger processadores superescalares de SEEs.

Degree: 2019, Brazil

Os avanços tecnológicos reduziram as dimensões dos componentes eletrônicos com o objetivo de diminuir o tempo de execução e a energia consumida para realizarem suas… (more)

Subjects/Keywords: Tolerancia : Falhas; Microprocessadores; Single event effect; fault injection; OoO superscalar microprocessors

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Cardoso, D. M. (2019). Eficiência e custos das técnicas de tolerância a falhas para proteger processadores superescalares de SEEs. (Masters Thesis). Brazil. Retrieved from http://hdl.handle.net/10183/201291

Chicago Manual of Style (16th Edition):

Cardoso, Douglas Maciel. “Eficiência e custos das técnicas de tolerância a falhas para proteger processadores superescalares de SEEs.” 2019. Masters Thesis, Brazil. Accessed April 16, 2021. http://hdl.handle.net/10183/201291.

MLA Handbook (7th Edition):

Cardoso, Douglas Maciel. “Eficiência e custos das técnicas de tolerância a falhas para proteger processadores superescalares de SEEs.” 2019. Web. 16 Apr 2021.

Vancouver:

Cardoso DM. Eficiência e custos das técnicas de tolerância a falhas para proteger processadores superescalares de SEEs. [Internet] [Masters thesis]. Brazil; 2019. [cited 2021 Apr 16]. Available from: http://hdl.handle.net/10183/201291.

Council of Science Editors:

Cardoso DM. Eficiência e custos das técnicas de tolerância a falhas para proteger processadores superescalares de SEEs. [Masters Thesis]. Brazil; 2019. Available from: http://hdl.handle.net/10183/201291

10. Souza, Gisele Pinheiro. Tuplebiz : um espaço de tuplas distribuido e com suporte a transações resilientes a falhas bizantinas.

Degree: 2012, Brazil

Os modelos de coordenação de comunicação possibilitam a cooperação entre os diversos processos que fazem parte de um sistema distribuído. O modelo de coordenação de… (more)

Subjects/Keywords: Sistemas operacionais; Tolerancia : Falhas; Tuple space; Byzantine fault; Transaction

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Souza, G. P. (2012). Tuplebiz : um espaço de tuplas distribuido e com suporte a transações resilientes a falhas bizantinas. (Masters Thesis). Brazil. Retrieved from http://hdl.handle.net/10183/70239

Chicago Manual of Style (16th Edition):

Souza, Gisele Pinheiro. “Tuplebiz : um espaço de tuplas distribuido e com suporte a transações resilientes a falhas bizantinas.” 2012. Masters Thesis, Brazil. Accessed April 16, 2021. http://hdl.handle.net/10183/70239.

MLA Handbook (7th Edition):

Souza, Gisele Pinheiro. “Tuplebiz : um espaço de tuplas distribuido e com suporte a transações resilientes a falhas bizantinas.” 2012. Web. 16 Apr 2021.

Vancouver:

Souza GP. Tuplebiz : um espaço de tuplas distribuido e com suporte a transações resilientes a falhas bizantinas. [Internet] [Masters thesis]. Brazil; 2012. [cited 2021 Apr 16]. Available from: http://hdl.handle.net/10183/70239.

Council of Science Editors:

Souza GP. Tuplebiz : um espaço de tuplas distribuido e com suporte a transações resilientes a falhas bizantinas. [Masters Thesis]. Brazil; 2012. Available from: http://hdl.handle.net/10183/70239

11. Parizi, Rafael Baldiati. Implementação e avaliação da técnica ACCE para detecção e correção de erros de fluxo de controle no LLVM.

Degree: 2013, Brazil

Técnicas de prevenção de falhas como testes e verificação de software não são suficientes para prover dependabilidade a sistemas, visto que não são capazes de… (more)

Subjects/Keywords: Tolerancia : Falhas; Testes : Software; Fault tolerance; Control-flow errors; ACCE; LLVM

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Parizi, R. B. (2013). Implementação e avaliação da técnica ACCE para detecção e correção de erros de fluxo de controle no LLVM. (Masters Thesis). Brazil. Retrieved from http://hdl.handle.net/10183/72923

Chicago Manual of Style (16th Edition):

Parizi, Rafael Baldiati. “Implementação e avaliação da técnica ACCE para detecção e correção de erros de fluxo de controle no LLVM.” 2013. Masters Thesis, Brazil. Accessed April 16, 2021. http://hdl.handle.net/10183/72923.

MLA Handbook (7th Edition):

Parizi, Rafael Baldiati. “Implementação e avaliação da técnica ACCE para detecção e correção de erros de fluxo de controle no LLVM.” 2013. Web. 16 Apr 2021.

Vancouver:

Parizi RB. Implementação e avaliação da técnica ACCE para detecção e correção de erros de fluxo de controle no LLVM. [Internet] [Masters thesis]. Brazil; 2013. [cited 2021 Apr 16]. Available from: http://hdl.handle.net/10183/72923.

Council of Science Editors:

Parizi RB. Implementação e avaliação da técnica ACCE para detecção e correção de erros de fluxo de controle no LLVM. [Masters Thesis]. Brazil; 2013. Available from: http://hdl.handle.net/10183/72923

12. Tonetto, Rafael Billig. A platform to evaluate the fault sensitivity of superscalar processors.

Degree: 2017, Brazil

 A diminuição agressiva dos transistores, a qual levou a reduções na tensão de operação, vem proporcionando enormes benefícios em termos de poder computacional, mantendo o… (more)

Subjects/Keywords: Tolerancia : Falhas; Processamento paralelo; Fault injection; Register-transfer level; Superscalar processor

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Tonetto, R. B. (2017). A platform to evaluate the fault sensitivity of superscalar processors. (Masters Thesis). Brazil. Retrieved from http://hdl.handle.net/10183/169905

Chicago Manual of Style (16th Edition):

Tonetto, Rafael Billig. “A platform to evaluate the fault sensitivity of superscalar processors.” 2017. Masters Thesis, Brazil. Accessed April 16, 2021. http://hdl.handle.net/10183/169905.

MLA Handbook (7th Edition):

Tonetto, Rafael Billig. “A platform to evaluate the fault sensitivity of superscalar processors.” 2017. Web. 16 Apr 2021.

Vancouver:

Tonetto RB. A platform to evaluate the fault sensitivity of superscalar processors. [Internet] [Masters thesis]. Brazil; 2017. [cited 2021 Apr 16]. Available from: http://hdl.handle.net/10183/169905.

Council of Science Editors:

Tonetto RB. A platform to evaluate the fault sensitivity of superscalar processors. [Masters Thesis]. Brazil; 2017. Available from: http://hdl.handle.net/10183/169905

13. Barcelos, Patricia Pitthan de Araujo. INFIMO : um toolkit para experimentos de intrusão de injetores de falhas.

Degree: 2001, Brazil

 Técnicas de tolerância a falhas visam a aumentar a dependabilidade dos sistemas nos quais são empregadas. Entretanto, há necessidade de garantir a confiança na capacidade… (more)

Subjects/Keywords: Sistemas : Tempo real; Tolerancia : Falhas; Injecao : Falhas

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Barcelos, P. P. d. A. (2001). INFIMO : um toolkit para experimentos de intrusão de injetores de falhas. (Doctoral Dissertation). Brazil. Retrieved from http://hdl.handle.net/10183/2326

Chicago Manual of Style (16th Edition):

Barcelos, Patricia Pitthan de Araujo. “INFIMO : um toolkit para experimentos de intrusão de injetores de falhas.” 2001. Doctoral Dissertation, Brazil. Accessed April 16, 2021. http://hdl.handle.net/10183/2326.

MLA Handbook (7th Edition):

Barcelos, Patricia Pitthan de Araujo. “INFIMO : um toolkit para experimentos de intrusão de injetores de falhas.” 2001. Web. 16 Apr 2021.

Vancouver:

Barcelos PPdA. INFIMO : um toolkit para experimentos de intrusão de injetores de falhas. [Internet] [Doctoral dissertation]. Brazil; 2001. [cited 2021 Apr 16]. Available from: http://hdl.handle.net/10183/2326.

Council of Science Editors:

Barcelos PPdA. INFIMO : um toolkit para experimentos de intrusão de injetores de falhas. [Doctoral Dissertation]. Brazil; 2001. Available from: http://hdl.handle.net/10183/2326

14. Leite, Fabio Olive. ComFIRM - Injeção de falhas de comunicação através da alteração de recursos do sistema operacional.

Degree: 2000, Brazil

 Este trabalho trata da técnica de validação experimental de protocolos de comunicação confiável, através da injeção de falhas de comunicação. São estudadas inicialmente as técnicas… (more)

Subjects/Keywords: Tolerancia : Falhas; Injecao : Falhas; Linux; Sistemas operacionais

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Leite, F. O. (2000). ComFIRM - Injeção de falhas de comunicação através da alteração de recursos do sistema operacional. (Masters Thesis). Brazil. Retrieved from http://hdl.handle.net/10183/3420

Chicago Manual of Style (16th Edition):

Leite, Fabio Olive. “ComFIRM - Injeção de falhas de comunicação através da alteração de recursos do sistema operacional.” 2000. Masters Thesis, Brazil. Accessed April 16, 2021. http://hdl.handle.net/10183/3420.

MLA Handbook (7th Edition):

Leite, Fabio Olive. “ComFIRM - Injeção de falhas de comunicação através da alteração de recursos do sistema operacional.” 2000. Web. 16 Apr 2021.

Vancouver:

Leite FO. ComFIRM - Injeção de falhas de comunicação através da alteração de recursos do sistema operacional. [Internet] [Masters thesis]. Brazil; 2000. [cited 2021 Apr 16]. Available from: http://hdl.handle.net/10183/3420.

Council of Science Editors:

Leite FO. ComFIRM - Injeção de falhas de comunicação através da alteração de recursos do sistema operacional. [Masters Thesis]. Brazil; 2000. Available from: http://hdl.handle.net/10183/3420


Pontifical Catholic University of Rio de Janeiro

15. BERNARDO QUARESMA DIAS. [en] A FAULT TOLERANT MECHANISM FOR WORKFLOW MANAGEMENT SYSTEMS.

Degree: 2011, Pontifical Catholic University of Rio de Janeiro

[pt] Nesse trabalho propomos um mecanismo com detecção de falhas, replicação e gerenciamento de grupos para instrumentação de sistemas de gerenciamento de workflow com tolerância… (more)

Subjects/Keywords: [pt] REPLICACAO; [en] REPLICATION; [pt] WORKFLOW; [en] WORKFLOW; [pt] TOLERANCIA A FALHAS; [en] FAULT TOLERANCE

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

DIAS, B. Q. (2011). [en] A FAULT TOLERANT MECHANISM FOR WORKFLOW MANAGEMENT SYSTEMS. (Thesis). Pontifical Catholic University of Rio de Janeiro. Retrieved from http://www.maxwell.vrac.puc-rio.br/Busca_etds.php?strSecao=resultado&nrSeq=16822

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

Chicago Manual of Style (16th Edition):

DIAS, BERNARDO QUARESMA. “[en] A FAULT TOLERANT MECHANISM FOR WORKFLOW MANAGEMENT SYSTEMS.” 2011. Thesis, Pontifical Catholic University of Rio de Janeiro. Accessed April 16, 2021. http://www.maxwell.vrac.puc-rio.br/Busca_etds.php?strSecao=resultado&nrSeq=16822.

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

MLA Handbook (7th Edition):

DIAS, BERNARDO QUARESMA. “[en] A FAULT TOLERANT MECHANISM FOR WORKFLOW MANAGEMENT SYSTEMS.” 2011. Web. 16 Apr 2021.

Vancouver:

DIAS BQ. [en] A FAULT TOLERANT MECHANISM FOR WORKFLOW MANAGEMENT SYSTEMS. [Internet] [Thesis]. Pontifical Catholic University of Rio de Janeiro; 2011. [cited 2021 Apr 16]. Available from: http://www.maxwell.vrac.puc-rio.br/Busca_etds.php?strSecao=resultado&nrSeq=16822.

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

Council of Science Editors:

DIAS BQ. [en] A FAULT TOLERANT MECHANISM FOR WORKFLOW MANAGEMENT SYSTEMS. [Thesis]. Pontifical Catholic University of Rio de Janeiro; 2011. Available from: http://www.maxwell.vrac.puc-rio.br/Busca_etds.php?strSecao=resultado&nrSeq=16822

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation


Pontifical Catholic University of Rio de Janeiro

16. ALBERTO CLEMENTINO MESQUITA JUNIOR. [en] TRANSIENT FAULT TOLERANCE BY DISTINCTNESS.

Degree: 2009, Pontifical Catholic University of Rio de Janeiro

[pt] Neste trabalho considera-se um sistema de computação geograficamente localizado, destinado ao controle de processos em tempo real. O trabalho tem como objetivo determinar uma… (more)

Subjects/Keywords: [pt] DIVERSIFICACAO; [en] DIVERSIFICATION; [pt] TOLERANCIA A FALHAS; [en] FAULT TOLERANCE; [pt] TRANSIENTES

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

JUNIOR, A. C. M. (2009). [en] TRANSIENT FAULT TOLERANCE BY DISTINCTNESS. (Thesis). Pontifical Catholic University of Rio de Janeiro. Retrieved from http://www.maxwell.vrac.puc-rio.br/Busca_etds.php?strSecao=resultado&nrSeq=14557

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

Chicago Manual of Style (16th Edition):

JUNIOR, ALBERTO CLEMENTINO MESQUITA. “[en] TRANSIENT FAULT TOLERANCE BY DISTINCTNESS.” 2009. Thesis, Pontifical Catholic University of Rio de Janeiro. Accessed April 16, 2021. http://www.maxwell.vrac.puc-rio.br/Busca_etds.php?strSecao=resultado&nrSeq=14557.

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

MLA Handbook (7th Edition):

JUNIOR, ALBERTO CLEMENTINO MESQUITA. “[en] TRANSIENT FAULT TOLERANCE BY DISTINCTNESS.” 2009. Web. 16 Apr 2021.

Vancouver:

JUNIOR ACM. [en] TRANSIENT FAULT TOLERANCE BY DISTINCTNESS. [Internet] [Thesis]. Pontifical Catholic University of Rio de Janeiro; 2009. [cited 2021 Apr 16]. Available from: http://www.maxwell.vrac.puc-rio.br/Busca_etds.php?strSecao=resultado&nrSeq=14557.

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

Council of Science Editors:

JUNIOR ACM. [en] TRANSIENT FAULT TOLERANCE BY DISTINCTNESS. [Thesis]. Pontifical Catholic University of Rio de Janeiro; 2009. Available from: http://www.maxwell.vrac.puc-rio.br/Busca_etds.php?strSecao=resultado&nrSeq=14557

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

17. Posser, Gracieli. Electromigration aware cell design.

Degree: 2015, Brazil

 A Eletromigração (EM) nas interconexões de metal em um chip é um mecanismo crítico de falhas de confiabilidade em tecnologias de escala nanométrica. Os trabalhos… (more)

Subjects/Keywords: Microeletrônica; Cmos; Tolerancia : Falhas; Electromigration; Circuit lifetime; Cell-level; AC EM; Physical design; Microelectronics

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Posser, G. (2015). Electromigration aware cell design. (Doctoral Dissertation). Brazil. Retrieved from http://hdl.handle.net/10183/114798

Chicago Manual of Style (16th Edition):

Posser, Gracieli. “Electromigration aware cell design.” 2015. Doctoral Dissertation, Brazil. Accessed April 16, 2021. http://hdl.handle.net/10183/114798.

MLA Handbook (7th Edition):

Posser, Gracieli. “Electromigration aware cell design.” 2015. Web. 16 Apr 2021.

Vancouver:

Posser G. Electromigration aware cell design. [Internet] [Doctoral dissertation]. Brazil; 2015. [cited 2021 Apr 16]. Available from: http://hdl.handle.net/10183/114798.

Council of Science Editors:

Posser G. Electromigration aware cell design. [Doctoral Dissertation]. Brazil; 2015. Available from: http://hdl.handle.net/10183/114798

18. Chielle, Eduardo. CFT-tool : ferramenta configurável para aplicação de técnicas de detecção de falhas em processadores por software.

Degree: 2012, Brazil

Este trabalho apresenta uma ferramenta configurável, denominada de CFT-tool, capaz de aplicar automaticamente técnicas de detecção de erros em software com o objetivo de proteger… (more)

Subjects/Keywords: Microeletrônica; Tolerancia : Falhas; Fault tolerance; Transient faults; SEU; SET; Software-based detection techniques

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Chielle, E. (2012). CFT-tool : ferramenta configurável para aplicação de técnicas de detecção de falhas em processadores por software. (Masters Thesis). Brazil. Retrieved from http://hdl.handle.net/10183/54883

Chicago Manual of Style (16th Edition):

Chielle, Eduardo. “CFT-tool : ferramenta configurável para aplicação de técnicas de detecção de falhas em processadores por software.” 2012. Masters Thesis, Brazil. Accessed April 16, 2021. http://hdl.handle.net/10183/54883.

MLA Handbook (7th Edition):

Chielle, Eduardo. “CFT-tool : ferramenta configurável para aplicação de técnicas de detecção de falhas em processadores por software.” 2012. Web. 16 Apr 2021.

Vancouver:

Chielle E. CFT-tool : ferramenta configurável para aplicação de técnicas de detecção de falhas em processadores por software. [Internet] [Masters thesis]. Brazil; 2012. [cited 2021 Apr 16]. Available from: http://hdl.handle.net/10183/54883.

Council of Science Editors:

Chielle E. CFT-tool : ferramenta configurável para aplicação de técnicas de detecção de falhas em processadores por software. [Masters Thesis]. Brazil; 2012. Available from: http://hdl.handle.net/10183/54883

19. Pavan, Willingthon. Tolerância a falhas e reflexão computacional num ambiente distribuído.

Degree: 2000, Brazil

 O modelo de objetos apresenta-se como um modelo promissor para o desenvolvimento de software tolerante a falhas em virtude de características inerentes ao próprio modelo… (more)

Subjects/Keywords: Tolerancia : Falhas; Orientacao : Objetos; Reflexao computacional

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Pavan, W. (2000). Tolerância a falhas e reflexão computacional num ambiente distribuído. (Masters Thesis). Brazil. Retrieved from http://hdl.handle.net/10183/1433

Chicago Manual of Style (16th Edition):

Pavan, Willingthon. “Tolerância a falhas e reflexão computacional num ambiente distribuído.” 2000. Masters Thesis, Brazil. Accessed April 16, 2021. http://hdl.handle.net/10183/1433.

MLA Handbook (7th Edition):

Pavan, Willingthon. “Tolerância a falhas e reflexão computacional num ambiente distribuído.” 2000. Web. 16 Apr 2021.

Vancouver:

Pavan W. Tolerância a falhas e reflexão computacional num ambiente distribuído. [Internet] [Masters thesis]. Brazil; 2000. [cited 2021 Apr 16]. Available from: http://hdl.handle.net/10183/1433.

Council of Science Editors:

Pavan W. Tolerância a falhas e reflexão computacional num ambiente distribuído. [Masters Thesis]. Brazil; 2000. Available from: http://hdl.handle.net/10183/1433

20. Silva, Francisco Assis da. Recuperação com base em Checkpointing : uma abordagem orientada a objetos.

Degree: 2002, Brazil

 Independentemente do modelo de programação adotado, no projeto e implementação de aplicações de alta disponibilidade, faz-se necessário usar procedimentos de tolerância a falhas. Dentre as… (more)

Subjects/Keywords: Tolerancia : Falhas; Orientacao : Objetos; Recuperacao : Processos

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Silva, F. A. d. (2002). Recuperação com base em Checkpointing : uma abordagem orientada a objetos. (Masters Thesis). Brazil. Retrieved from http://hdl.handle.net/10183/1929

Chicago Manual of Style (16th Edition):

Silva, Francisco Assis da. “Recuperação com base em Checkpointing : uma abordagem orientada a objetos.” 2002. Masters Thesis, Brazil. Accessed April 16, 2021. http://hdl.handle.net/10183/1929.

MLA Handbook (7th Edition):

Silva, Francisco Assis da. “Recuperação com base em Checkpointing : uma abordagem orientada a objetos.” 2002. Web. 16 Apr 2021.

Vancouver:

Silva FAd. Recuperação com base em Checkpointing : uma abordagem orientada a objetos. [Internet] [Masters thesis]. Brazil; 2002. [cited 2021 Apr 16]. Available from: http://hdl.handle.net/10183/1929.

Council of Science Editors:

Silva FAd. Recuperação com base em Checkpointing : uma abordagem orientada a objetos. [Masters Thesis]. Brazil; 2002. Available from: http://hdl.handle.net/10183/1929

21. Zimpeck, Alexandra Lackmann. Timing vulnerability factor analysis in master-slave D flip-flops.

Degree: 2016, Brazil

O dimensionamento da tecnologia trouxe consequências indesejáveis para manter a taxa de crescimento exponencial e levanta questões importantes relacionadas com a confiabilidade e robustez dos… (more)

Subjects/Keywords: Microeletrônica; Tolerancia : Falhas; Microelectronics; Soft errors; Window of vulnerability; Timing vulnerability factor; Environmental variability

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Zimpeck, A. L. (2016). Timing vulnerability factor analysis in master-slave D flip-flops. (Masters Thesis). Brazil. Retrieved from http://hdl.handle.net/10183/134459

Chicago Manual of Style (16th Edition):

Zimpeck, Alexandra Lackmann. “Timing vulnerability factor analysis in master-slave D flip-flops.” 2016. Masters Thesis, Brazil. Accessed April 16, 2021. http://hdl.handle.net/10183/134459.

MLA Handbook (7th Edition):

Zimpeck, Alexandra Lackmann. “Timing vulnerability factor analysis in master-slave D flip-flops.” 2016. Web. 16 Apr 2021.

Vancouver:

Zimpeck AL. Timing vulnerability factor analysis in master-slave D flip-flops. [Internet] [Masters thesis]. Brazil; 2016. [cited 2021 Apr 16]. Available from: http://hdl.handle.net/10183/134459.

Council of Science Editors:

Zimpeck AL. Timing vulnerability factor analysis in master-slave D flip-flops. [Masters Thesis]. Brazil; 2016. Available from: http://hdl.handle.net/10183/134459

22. Rodrigues, Diego Gonçalves. Detecção e proteção de blocos básicos suscetíveis através da análise sistemática de single bit-flip.

Degree: 2015, Brazil

Partículas radioativas, ao atingirem o hardware dos sistemas computacionais, podem resultar em comportamentos inesperados durante a execução de um software. Tais comportamentos inesperados podem persistir… (more)

Subjects/Keywords: Sistemas embarcados; Tolerancia : Falhas; Embedded systems; Transient faults; Fault tolerance; Signature checking

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Rodrigues, D. G. (2015). Detecção e proteção de blocos básicos suscetíveis através da análise sistemática de single bit-flip. (Masters Thesis). Brazil. Retrieved from http://hdl.handle.net/10183/122517

Chicago Manual of Style (16th Edition):

Rodrigues, Diego Gonçalves. “Detecção e proteção de blocos básicos suscetíveis através da análise sistemática de single bit-flip.” 2015. Masters Thesis, Brazil. Accessed April 16, 2021. http://hdl.handle.net/10183/122517.

MLA Handbook (7th Edition):

Rodrigues, Diego Gonçalves. “Detecção e proteção de blocos básicos suscetíveis através da análise sistemática de single bit-flip.” 2015. Web. 16 Apr 2021.

Vancouver:

Rodrigues DG. Detecção e proteção de blocos básicos suscetíveis através da análise sistemática de single bit-flip. [Internet] [Masters thesis]. Brazil; 2015. [cited 2021 Apr 16]. Available from: http://hdl.handle.net/10183/122517.

Council of Science Editors:

Rodrigues DG. Detecção e proteção de blocos básicos suscetíveis através da análise sistemática de single bit-flip. [Masters Thesis]. Brazil; 2015. Available from: http://hdl.handle.net/10183/122517

23. Santos, Fernando Fernandes dos. Reliability evaluation and error mitigation in pedestrian detection algorithms for embedded GPUs.

Degree: 2017, Brazil

A confiabilidade de algoritmos para detecção de pedestres é um problema fundamental para carros auto dirigíveis ou com auxílio de direção. Métodos que utilizam algoritmos… (more)

Subjects/Keywords: Sistemas embarcados; Tolerancia : Falhas : Software; Pedestre; Fault tolerance; Soft error; Pedestrian detection; Hardening

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Santos, F. F. d. (2017). Reliability evaluation and error mitigation in pedestrian detection algorithms for embedded GPUs. (Masters Thesis). Brazil. Retrieved from http://hdl.handle.net/10183/159210

Chicago Manual of Style (16th Edition):

Santos, Fernando Fernandes dos. “Reliability evaluation and error mitigation in pedestrian detection algorithms for embedded GPUs.” 2017. Masters Thesis, Brazil. Accessed April 16, 2021. http://hdl.handle.net/10183/159210.

MLA Handbook (7th Edition):

Santos, Fernando Fernandes dos. “Reliability evaluation and error mitigation in pedestrian detection algorithms for embedded GPUs.” 2017. Web. 16 Apr 2021.

Vancouver:

Santos FFd. Reliability evaluation and error mitigation in pedestrian detection algorithms for embedded GPUs. [Internet] [Masters thesis]. Brazil; 2017. [cited 2021 Apr 16]. Available from: http://hdl.handle.net/10183/159210.

Council of Science Editors:

Santos FFd. Reliability evaluation and error mitigation in pedestrian detection algorithms for embedded GPUs. [Masters Thesis]. Brazil; 2017. Available from: http://hdl.handle.net/10183/159210

24. Almeida, Antonio Felipe Costa de. Investigating techniques to reduce soft error rate under single-event-induced charge sharing.

Degree: 2014, Brazil

 The interaction of radiation with integrated circuits can provoke transient faults due to the deposit of charge in sensitive nodes of transistors. Because of the… (more)

Subjects/Keywords: Microeletrônica; Tolerancia : Falhas; Fault tolerance; Placement Constraining; Single-Event-Induced Charge Sharing; Triple Modular Redundancy

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Almeida, A. F. C. d. (2014). Investigating techniques to reduce soft error rate under single-event-induced charge sharing. (Masters Thesis). Brazil. Retrieved from http://hdl.handle.net/10183/169238

Chicago Manual of Style (16th Edition):

Almeida, Antonio Felipe Costa de. “Investigating techniques to reduce soft error rate under single-event-induced charge sharing.” 2014. Masters Thesis, Brazil. Accessed April 16, 2021. http://hdl.handle.net/10183/169238.

MLA Handbook (7th Edition):

Almeida, Antonio Felipe Costa de. “Investigating techniques to reduce soft error rate under single-event-induced charge sharing.” 2014. Web. 16 Apr 2021.

Vancouver:

Almeida AFCd. Investigating techniques to reduce soft error rate under single-event-induced charge sharing. [Internet] [Masters thesis]. Brazil; 2014. [cited 2021 Apr 16]. Available from: http://hdl.handle.net/10183/169238.

Council of Science Editors:

Almeida AFCd. Investigating techniques to reduce soft error rate under single-event-induced charge sharing. [Masters Thesis]. Brazil; 2014. Available from: http://hdl.handle.net/10183/169238

25. Azambuja, José Rodrigo Furlanetto de. Designing and evaluating hybrid techniques to detect transient faults in processors embedded in FPGAs.

Degree: 2013, Brazil

Der aktuelle Stand der Technologie bringt schnellere und kleinere Bausteine für die Herstellung von integrierten Schaltungen mit sich, die während sie effizienter sind auch anfälliger… (more)

Subjects/Keywords: Fehlertoleranz; Strahlungseffekte; Prozessoren; Microeletrônica; Tolerancia : Falhas; Fpga; Fault tolerance; Radiation effects; Processors

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Azambuja, J. R. F. d. (2013). Designing and evaluating hybrid techniques to detect transient faults in processors embedded in FPGAs. (Doctoral Dissertation). Brazil. Retrieved from http://hdl.handle.net/10183/102687

Chicago Manual of Style (16th Edition):

Azambuja, José Rodrigo Furlanetto de. “Designing and evaluating hybrid techniques to detect transient faults in processors embedded in FPGAs.” 2013. Doctoral Dissertation, Brazil. Accessed April 16, 2021. http://hdl.handle.net/10183/102687.

MLA Handbook (7th Edition):

Azambuja, José Rodrigo Furlanetto de. “Designing and evaluating hybrid techniques to detect transient faults in processors embedded in FPGAs.” 2013. Web. 16 Apr 2021.

Vancouver:

Azambuja JRFd. Designing and evaluating hybrid techniques to detect transient faults in processors embedded in FPGAs. [Internet] [Doctoral dissertation]. Brazil; 2013. [cited 2021 Apr 16]. Available from: http://hdl.handle.net/10183/102687.

Council of Science Editors:

Azambuja JRFd. Designing and evaluating hybrid techniques to detect transient faults in processors embedded in FPGAs. [Doctoral Dissertation]. Brazil; 2013. Available from: http://hdl.handle.net/10183/102687

26. Gomes, Iuri Albandes Cunha. Use of approximate triple modular redundancy for fault tolerance in digital circuits.

Degree: 2018, Brazil

 Triple Modular Redundancy (TMR) is a well-known mitigation technique, which provides a full masking capability to single faults, although at a great cost in terms… (more)

Subjects/Keywords: Microeletrônica; Tolerancia : Falhas; Algoritmos geneticos; Approximate Circuits; Approximate-TMR; Fault Tolerance; Single Event Effects

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Gomes, I. A. C. (2018). Use of approximate triple modular redundancy for fault tolerance in digital circuits. (Doctoral Dissertation). Brazil. Retrieved from http://hdl.handle.net/10183/193344

Chicago Manual of Style (16th Edition):

Gomes, Iuri Albandes Cunha. “Use of approximate triple modular redundancy for fault tolerance in digital circuits.” 2018. Doctoral Dissertation, Brazil. Accessed April 16, 2021. http://hdl.handle.net/10183/193344.

MLA Handbook (7th Edition):

Gomes, Iuri Albandes Cunha. “Use of approximate triple modular redundancy for fault tolerance in digital circuits.” 2018. Web. 16 Apr 2021.

Vancouver:

Gomes IAC. Use of approximate triple modular redundancy for fault tolerance in digital circuits. [Internet] [Doctoral dissertation]. Brazil; 2018. [cited 2021 Apr 16]. Available from: http://hdl.handle.net/10183/193344.

Council of Science Editors:

Gomes IAC. Use of approximate triple modular redundancy for fault tolerance in digital circuits. [Doctoral Dissertation]. Brazil; 2018. Available from: http://hdl.handle.net/10183/193344

27. Benites, Luis Alberto Contreras. Automated design flow for applying triple modular redundancy in complex semi-custom digital integrated circuits.

Degree: 2018, Brazil

Os efeitos de radiação têm sido um dos problemas mais sérios em aplicações militares e espaciais. Mas eles também são uma preocupação crescente em tecnologias… (more)

Subjects/Keywords: Microeletrônica; Tolerancia : Falhas; Fault tolerance; FPGA; ASIC; Semicustom design flow; Equivalence checking; TMR; Radiation effects

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Benites, L. A. C. (2018). Automated design flow for applying triple modular redundancy in complex semi-custom digital integrated circuits. (Masters Thesis). Brazil. Retrieved from http://hdl.handle.net/10183/181177

Chicago Manual of Style (16th Edition):

Benites, Luis Alberto Contreras. “Automated design flow for applying triple modular redundancy in complex semi-custom digital integrated circuits.” 2018. Masters Thesis, Brazil. Accessed April 16, 2021. http://hdl.handle.net/10183/181177.

MLA Handbook (7th Edition):

Benites, Luis Alberto Contreras. “Automated design flow for applying triple modular redundancy in complex semi-custom digital integrated circuits.” 2018. Web. 16 Apr 2021.

Vancouver:

Benites LAC. Automated design flow for applying triple modular redundancy in complex semi-custom digital integrated circuits. [Internet] [Masters thesis]. Brazil; 2018. [cited 2021 Apr 16]. Available from: http://hdl.handle.net/10183/181177.

Council of Science Editors:

Benites LAC. Automated design flow for applying triple modular redundancy in complex semi-custom digital integrated circuits. [Masters Thesis]. Brazil; 2018. Available from: http://hdl.handle.net/10183/181177

28. Silva, Robson Soares. Implementação de mecanismo de sincronismo virtual: experiência com Java.

Degree: 2002, Brazil

 Este trabalho relata as atividades de estudo, projeto e implementação de uma aplicação distribuída que explora mecanismos básicos empregados em comunicação de grupo. O estudo… (more)

Subjects/Keywords: Sistemas distribuidos; Tolerancia : Falhas; Java (Linguagem de programação)

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Silva, R. S. (2002). Implementação de mecanismo de sincronismo virtual: experiência com Java. (Masters Thesis). Brazil. Retrieved from http://hdl.handle.net/10183/5588

Chicago Manual of Style (16th Edition):

Silva, Robson Soares. “Implementação de mecanismo de sincronismo virtual: experiência com Java.” 2002. Masters Thesis, Brazil. Accessed April 16, 2021. http://hdl.handle.net/10183/5588.

MLA Handbook (7th Edition):

Silva, Robson Soares. “Implementação de mecanismo de sincronismo virtual: experiência com Java.” 2002. Web. 16 Apr 2021.

Vancouver:

Silva RS. Implementação de mecanismo de sincronismo virtual: experiência com Java. [Internet] [Masters thesis]. Brazil; 2002. [cited 2021 Apr 16]. Available from: http://hdl.handle.net/10183/5588.

Council of Science Editors:

Silva RS. Implementação de mecanismo de sincronismo virtual: experiência com Java. [Masters Thesis]. Brazil; 2002. Available from: http://hdl.handle.net/10183/5588

29. Carvalho, Fabiano Costa. Uma extensão do protocolo CAN para aplicações críticas em sistemas distribuídos.

Degree: 2006, Brazil

 Sistemas computacionais de tempo-real são tipicamente construídos a partir de primitivas de sincronização que fornecem uma noção do tempo no objetivo de coordenar a execução… (more)

Subjects/Keywords: Sistemas embarcados; Sistemas : Tempo real; Tolerancia : Falhas

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Carvalho, F. C. (2006). Uma extensão do protocolo CAN para aplicações críticas em sistemas distribuídos. (Masters Thesis). Brazil. Retrieved from http://hdl.handle.net/10183/7587

Chicago Manual of Style (16th Edition):

Carvalho, Fabiano Costa. “Uma extensão do protocolo CAN para aplicações críticas em sistemas distribuídos.” 2006. Masters Thesis, Brazil. Accessed April 16, 2021. http://hdl.handle.net/10183/7587.

MLA Handbook (7th Edition):

Carvalho, Fabiano Costa. “Uma extensão do protocolo CAN para aplicações críticas em sistemas distribuídos.” 2006. Web. 16 Apr 2021.

Vancouver:

Carvalho FC. Uma extensão do protocolo CAN para aplicações críticas em sistemas distribuídos. [Internet] [Masters thesis]. Brazil; 2006. [cited 2021 Apr 16]. Available from: http://hdl.handle.net/10183/7587.

Council of Science Editors:

Carvalho FC. Uma extensão do protocolo CAN para aplicações críticas em sistemas distribuídos. [Masters Thesis]. Brazil; 2006. Available from: http://hdl.handle.net/10183/7587

30. Petrillo, Fábio dos Santos. Swarm debugging : the collective debugging intelligence of the crowd.

Degree: 2016, Brazil

As formigas são criaturas fascinantes que, além dos avanços na biologia também inspiraram pesquisas sobre teoria da informação. Em particular, o estudo resultou na criação… (more)

Subjects/Keywords: Insetos sociais; Manutencao : Software; Tolerancia : Falhas : Software; Interactive debugging; Crowd software engineering; Software maintenance; Software engineering

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Petrillo, F. d. S. (2016). Swarm debugging : the collective debugging intelligence of the crowd. (Doctoral Dissertation). Brazil. Retrieved from http://hdl.handle.net/10183/150176

Chicago Manual of Style (16th Edition):

Petrillo, Fábio dos Santos. “Swarm debugging : the collective debugging intelligence of the crowd.” 2016. Doctoral Dissertation, Brazil. Accessed April 16, 2021. http://hdl.handle.net/10183/150176.

MLA Handbook (7th Edition):

Petrillo, Fábio dos Santos. “Swarm debugging : the collective debugging intelligence of the crowd.” 2016. Web. 16 Apr 2021.

Vancouver:

Petrillo FdS. Swarm debugging : the collective debugging intelligence of the crowd. [Internet] [Doctoral dissertation]. Brazil; 2016. [cited 2021 Apr 16]. Available from: http://hdl.handle.net/10183/150176.

Council of Science Editors:

Petrillo FdS. Swarm debugging : the collective debugging intelligence of the crowd. [Doctoral Dissertation]. Brazil; 2016. Available from: http://hdl.handle.net/10183/150176

[1] [2] [3] [4]

.