Advanced search options

Advanced Search Options 🞨

Browse by author name (“Author name starts with…”).

Find ETDs with:

in
/  
in
/  
in
/  
in

Written in Published in Earliest date Latest date

Sorted by

Results per page:

Sorted by: relevance · author · university · dateNew search

You searched for subject:( Multiprocessadores). Showing records 1 – 30 of 50 total matches.

[1] [2]

Search Limiters

Last 2 Years | English Only

▼ Search Limiters


Universidade Estadual de Campinas

1. Faveri, Rodrigo Richard Cantos. Viabilizando a simulação multi-threaded para modelos escritos em SystemC .

Degree: 2010, Universidade Estadual de Campinas

 Resumo: SystemC é uma linguagem de desenvolvimento de sistemas de hardware como, por exemplo, os modelos arquiteturais SoC (Systems-on-Chip) e, em conjunto com a biblioteca… (more)

Subjects/Keywords: SystemC; Multiprocessadores; Simulação (Computadores); Hardware - Arquitetura

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Faveri, R. R. C. (2010). Viabilizando a simulação multi-threaded para modelos escritos em SystemC . (Thesis). Universidade Estadual de Campinas. Retrieved from http://repositorio.unicamp.br/jspui/handle/REPOSIP/275762

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

Chicago Manual of Style (16th Edition):

Faveri, Rodrigo Richard Cantos. “Viabilizando a simulação multi-threaded para modelos escritos em SystemC .” 2010. Thesis, Universidade Estadual de Campinas. Accessed August 04, 2020. http://repositorio.unicamp.br/jspui/handle/REPOSIP/275762.

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

MLA Handbook (7th Edition):

Faveri, Rodrigo Richard Cantos. “Viabilizando a simulação multi-threaded para modelos escritos em SystemC .” 2010. Web. 04 Aug 2020.

Vancouver:

Faveri RRC. Viabilizando a simulação multi-threaded para modelos escritos em SystemC . [Internet] [Thesis]. Universidade Estadual de Campinas; 2010. [cited 2020 Aug 04]. Available from: http://repositorio.unicamp.br/jspui/handle/REPOSIP/275762.

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

Council of Science Editors:

Faveri RRC. Viabilizando a simulação multi-threaded para modelos escritos em SystemC . [Thesis]. Universidade Estadual de Campinas; 2010. Available from: http://repositorio.unicamp.br/jspui/handle/REPOSIP/275762

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation


Universidade Estadual de Campinas

2. Dias, Marcus de Aguiar. Controlador programavel multimicroprocessadores para controle hierarquico de robos .

Degree: 1991, Universidade Estadual de Campinas

 Resumo: O objetivo principaI deste trabalho é apresentar o desenvolvimento de um controlador a multimicroprocessadores destinado a controle de robôs manipuladores. São apresentados inicialmente dois… (more)

Subjects/Keywords: Robôs industriais; Multiprocessadores

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Dias, M. d. A. (1991). Controlador programavel multimicroprocessadores para controle hierarquico de robos . (Thesis). Universidade Estadual de Campinas. Retrieved from http://repositorio.unicamp.br/jspui/handle/REPOSIP/260917

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

Chicago Manual of Style (16th Edition):

Dias, Marcus de Aguiar. “Controlador programavel multimicroprocessadores para controle hierarquico de robos .” 1991. Thesis, Universidade Estadual de Campinas. Accessed August 04, 2020. http://repositorio.unicamp.br/jspui/handle/REPOSIP/260917.

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

MLA Handbook (7th Edition):

Dias, Marcus de Aguiar. “Controlador programavel multimicroprocessadores para controle hierarquico de robos .” 1991. Web. 04 Aug 2020.

Vancouver:

Dias MdA. Controlador programavel multimicroprocessadores para controle hierarquico de robos . [Internet] [Thesis]. Universidade Estadual de Campinas; 1991. [cited 2020 Aug 04]. Available from: http://repositorio.unicamp.br/jspui/handle/REPOSIP/260917.

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

Council of Science Editors:

Dias MdA. Controlador programavel multimicroprocessadores para controle hierarquico de robos . [Thesis]. Universidade Estadual de Campinas; 1991. Available from: http://repositorio.unicamp.br/jspui/handle/REPOSIP/260917

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation


Universidade do Porto

3. Calado, José Henrique de Magalhães Simões. Synchronization of tasks in multiprocessor systems-on-chip.

Degree: 2010, Universidade do Porto

Tese de mestrado integrado. Engenharia Electrotécnica e de Computadores. Faculdade de Engenharia. Universidade do Porto. 2010 Advisors/Committee Members: Alves, José Carlos dos Santos, Universidade do Porto. Faculdade de Engenharia.

Subjects/Keywords: Systems-on-chip; Multiprocessadores; Sincronização; Microelectrónica

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Calado, J. H. d. M. S. (2010). Synchronization of tasks in multiprocessor systems-on-chip. (Thesis). Universidade do Porto. Retrieved from http://www.rcaap.pt/detail.jsp?id=oai:repositorio-aberto.up.pt:10216/57633

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

Chicago Manual of Style (16th Edition):

Calado, José Henrique de Magalhães Simões. “Synchronization of tasks in multiprocessor systems-on-chip.” 2010. Thesis, Universidade do Porto. Accessed August 04, 2020. http://www.rcaap.pt/detail.jsp?id=oai:repositorio-aberto.up.pt:10216/57633.

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

MLA Handbook (7th Edition):

Calado, José Henrique de Magalhães Simões. “Synchronization of tasks in multiprocessor systems-on-chip.” 2010. Web. 04 Aug 2020.

Vancouver:

Calado JHdMS. Synchronization of tasks in multiprocessor systems-on-chip. [Internet] [Thesis]. Universidade do Porto; 2010. [cited 2020 Aug 04]. Available from: http://www.rcaap.pt/detail.jsp?id=oai:repositorio-aberto.up.pt:10216/57633.

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

Council of Science Editors:

Calado JHdMS. Synchronization of tasks in multiprocessor systems-on-chip. [Thesis]. Universidade do Porto; 2010. Available from: http://www.rcaap.pt/detail.jsp?id=oai:repositorio-aberto.up.pt:10216/57633

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation


Universidade Estadual de Campinas

4. Furuya, Noritsuna. A estrutura de hipercubo e os automatos autonomos : carregamento e redistribuição dinamica de trabalho .

Degree: 1990, Universidade Estadual de Campinas

 Resumo: O trabalho entitulado "A Estrutura de Hipercubo e os Autômatos Autônomos: Carregamento e Redistribuição Dinâmica de Trabalho" tem como objetivo a definição de uma… (more)

Subjects/Keywords: Multiprogramação (Computadores); Multiprocessadores

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Furuya, N. (1990). A estrutura de hipercubo e os automatos autonomos : carregamento e redistribuição dinamica de trabalho . (Thesis). Universidade Estadual de Campinas. Retrieved from http://repositorio.unicamp.br/jspui/handle/REPOSIP/260460

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

Chicago Manual of Style (16th Edition):

Furuya, Noritsuna. “A estrutura de hipercubo e os automatos autonomos : carregamento e redistribuição dinamica de trabalho .” 1990. Thesis, Universidade Estadual de Campinas. Accessed August 04, 2020. http://repositorio.unicamp.br/jspui/handle/REPOSIP/260460.

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

MLA Handbook (7th Edition):

Furuya, Noritsuna. “A estrutura de hipercubo e os automatos autonomos : carregamento e redistribuição dinamica de trabalho .” 1990. Web. 04 Aug 2020.

Vancouver:

Furuya N. A estrutura de hipercubo e os automatos autonomos : carregamento e redistribuição dinamica de trabalho . [Internet] [Thesis]. Universidade Estadual de Campinas; 1990. [cited 2020 Aug 04]. Available from: http://repositorio.unicamp.br/jspui/handle/REPOSIP/260460.

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

Council of Science Editors:

Furuya N. A estrutura de hipercubo e os automatos autonomos : carregamento e redistribuição dinamica de trabalho . [Thesis]. Universidade Estadual de Campinas; 1990. Available from: http://repositorio.unicamp.br/jspui/handle/REPOSIP/260460

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

5. Igor Kramer Pinotti. Algoritmos de particionamento para MPSoCs heterogêneos baseados em NoC.

Degree: Master, 2013, Pontifícia Universidade Católica do Rio Grande do Sul

Várias aplicações novas são compostas por uma heterogeneidade de tarefas implicando alto grau de complexidade, e requerendo grande capacidade de processamento e comunicação eficiente. Multiprocessor… (more)

Subjects/Keywords: INFORMÁTICA; ALGORITMOS; MULTIPROCESSADORES; CIENCIA DA COMPUTACAO

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Pinotti, I. K. (2013). Algoritmos de particionamento para MPSoCs heterogêneos baseados em NoC. (Masters Thesis). Pontifícia Universidade Católica do Rio Grande do Sul. Retrieved from http://tede.pucrs.br/tde_busca/arquivo.php?codArquivo=4850 ;

Chicago Manual of Style (16th Edition):

Pinotti, Igor Kramer. “Algoritmos de particionamento para MPSoCs heterogêneos baseados em NoC.” 2013. Masters Thesis, Pontifícia Universidade Católica do Rio Grande do Sul. Accessed August 04, 2020. http://tede.pucrs.br/tde_busca/arquivo.php?codArquivo=4850 ;.

MLA Handbook (7th Edition):

Pinotti, Igor Kramer. “Algoritmos de particionamento para MPSoCs heterogêneos baseados em NoC.” 2013. Web. 04 Aug 2020.

Vancouver:

Pinotti IK. Algoritmos de particionamento para MPSoCs heterogêneos baseados em NoC. [Internet] [Masters thesis]. Pontifícia Universidade Católica do Rio Grande do Sul; 2013. [cited 2020 Aug 04]. Available from: http://tede.pucrs.br/tde_busca/arquivo.php?codArquivo=4850 ;.

Council of Science Editors:

Pinotti IK. Algoritmos de particionamento para MPSoCs heterogêneos baseados em NoC. [Masters Thesis]. Pontifícia Universidade Católica do Rio Grande do Sul; 2013. Available from: http://tede.pucrs.br/tde_busca/arquivo.php?codArquivo=4850 ;

6. Guilherme Afonso Madalozzo. Controle adaptativo para atendimento a requisitos de aplicações em MPSoCS.

Degree: Master, 2013, Pontifícia Universidade Católica do Rio Grande do Sul

A capacidade de integração em sistemas embarcados acompanha a tendência da Lei de Moore, a qual prevê que a cada dezoito meses o número de… (more)

Subjects/Keywords: INFORMÁTICA; MULTIPROCESSADORES; ALGORITMOS; CIENCIA DA COMPUTACAO

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Madalozzo, G. A. (2013). Controle adaptativo para atendimento a requisitos de aplicações em MPSoCS. (Masters Thesis). Pontifícia Universidade Católica do Rio Grande do Sul. Retrieved from http://tede.pucrs.br/tde_busca/arquivo.php?codArquivo=4851 ;

Chicago Manual of Style (16th Edition):

Madalozzo, Guilherme Afonso. “Controle adaptativo para atendimento a requisitos de aplicações em MPSoCS.” 2013. Masters Thesis, Pontifícia Universidade Católica do Rio Grande do Sul. Accessed August 04, 2020. http://tede.pucrs.br/tde_busca/arquivo.php?codArquivo=4851 ;.

MLA Handbook (7th Edition):

Madalozzo, Guilherme Afonso. “Controle adaptativo para atendimento a requisitos de aplicações em MPSoCS.” 2013. Web. 04 Aug 2020.

Vancouver:

Madalozzo GA. Controle adaptativo para atendimento a requisitos de aplicações em MPSoCS. [Internet] [Masters thesis]. Pontifícia Universidade Católica do Rio Grande do Sul; 2013. [cited 2020 Aug 04]. Available from: http://tede.pucrs.br/tde_busca/arquivo.php?codArquivo=4851 ;.

Council of Science Editors:

Madalozzo GA. Controle adaptativo para atendimento a requisitos de aplicações em MPSoCS. [Masters Thesis]. Pontifícia Universidade Católica do Rio Grande do Sul; 2013. Available from: http://tede.pucrs.br/tde_busca/arquivo.php?codArquivo=4851 ;

7. Almeida, Ricardo Daniel Lopes. Escalonadores de prioridade fixa em multiprocessadores de tempo-real .

Degree: 2013, Universidade de Aveiro

 Devido evolução tecnológica observada nos últimos anos, os sistemas embutidos com capacidade de multi processamento tornaram-se comuns. Nestes dispositivos, a escassez de recursos obriga a… (more)

Subjects/Keywords: Engenharia electrónica; Processamento digital de sinal; Multiprocessadores

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Almeida, R. D. L. (2013). Escalonadores de prioridade fixa em multiprocessadores de tempo-real . (Thesis). Universidade de Aveiro. Retrieved from http://hdl.handle.net/10773/11314

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

Chicago Manual of Style (16th Edition):

Almeida, Ricardo Daniel Lopes. “Escalonadores de prioridade fixa em multiprocessadores de tempo-real .” 2013. Thesis, Universidade de Aveiro. Accessed August 04, 2020. http://hdl.handle.net/10773/11314.

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

MLA Handbook (7th Edition):

Almeida, Ricardo Daniel Lopes. “Escalonadores de prioridade fixa em multiprocessadores de tempo-real .” 2013. Web. 04 Aug 2020.

Vancouver:

Almeida RDL. Escalonadores de prioridade fixa em multiprocessadores de tempo-real . [Internet] [Thesis]. Universidade de Aveiro; 2013. [cited 2020 Aug 04]. Available from: http://hdl.handle.net/10773/11314.

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

Council of Science Editors:

Almeida RDL. Escalonadores de prioridade fixa em multiprocessadores de tempo-real . [Thesis]. Universidade de Aveiro; 2013. Available from: http://hdl.handle.net/10773/11314

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation


Universidade Estadual de Campinas

8. Pepe, Pedro Carlos Fazolino, 1978-. Escalonamento dinâmico de tensão e frequência em multiprocessadores para aplicações com especificação de qualidade por taxa mínima de processamento de entradas .

Degree: 2012, Universidade Estadual de Campinas

 Resumo: Este trabalho apresenta quatro algoritmos de escalonamento dinâmico de Tensão e Frequência (DVFS) em sistemas multiprocessador baseado em caminhos de execução. Nossos alvos são… (more)

Subjects/Keywords: Sistemas embutidos de computador; Multiprocessadores; Multimidia; Energia elétrica - Consumo; Algoritmos heurísticos

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Pepe, Pedro Carlos Fazolino, 1. (2012). Escalonamento dinâmico de tensão e frequência em multiprocessadores para aplicações com especificação de qualidade por taxa mínima de processamento de entradas . (Thesis). Universidade Estadual de Campinas. Retrieved from http://repositorio.unicamp.br/jspui/handle/REPOSIP/260883

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

Chicago Manual of Style (16th Edition):

Pepe, Pedro Carlos Fazolino, 1978-. “Escalonamento dinâmico de tensão e frequência em multiprocessadores para aplicações com especificação de qualidade por taxa mínima de processamento de entradas .” 2012. Thesis, Universidade Estadual de Campinas. Accessed August 04, 2020. http://repositorio.unicamp.br/jspui/handle/REPOSIP/260883.

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

MLA Handbook (7th Edition):

Pepe, Pedro Carlos Fazolino, 1978-. “Escalonamento dinâmico de tensão e frequência em multiprocessadores para aplicações com especificação de qualidade por taxa mínima de processamento de entradas .” 2012. Web. 04 Aug 2020.

Vancouver:

Pepe, Pedro Carlos Fazolino 1. Escalonamento dinâmico de tensão e frequência em multiprocessadores para aplicações com especificação de qualidade por taxa mínima de processamento de entradas . [Internet] [Thesis]. Universidade Estadual de Campinas; 2012. [cited 2020 Aug 04]. Available from: http://repositorio.unicamp.br/jspui/handle/REPOSIP/260883.

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

Council of Science Editors:

Pepe, Pedro Carlos Fazolino 1. Escalonamento dinâmico de tensão e frequência em multiprocessadores para aplicações com especificação de qualidade por taxa mínima de processamento de entradas . [Thesis]. Universidade Estadual de Campinas; 2012. Available from: http://repositorio.unicamp.br/jspui/handle/REPOSIP/260883

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

9. Eduardo Weber Wächter. Integração de novos processadores em arquiteturas MPSOC : um estudo de caso.

Degree: Master, 2011, Pontifícia Universidade Católica do Rio Grande do Sul

 Com o aumento da densidade de transistores em um mesmo circuito integrado, possibilitou-se o desenvolvimento de sistemas computacionais completos em um único chip (Systems-on-Chip). Atualmente,… (more)

Subjects/Keywords: INFORMÁTICA; MULTIPROCESSADORES; ARQUITETURA DE COMPUTADOR; CIENCIA DA COMPUTACAO

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Wächter, E. W. (2011). Integração de novos processadores em arquiteturas MPSOC : um estudo de caso. (Masters Thesis). Pontifícia Universidade Católica do Rio Grande do Sul. Retrieved from http://tede.pucrs.br/tde_busca/arquivo.php?codArquivo=3614 ;

Chicago Manual of Style (16th Edition):

Wächter, Eduardo Weber. “Integração de novos processadores em arquiteturas MPSOC : um estudo de caso.” 2011. Masters Thesis, Pontifícia Universidade Católica do Rio Grande do Sul. Accessed August 04, 2020. http://tede.pucrs.br/tde_busca/arquivo.php?codArquivo=3614 ;.

MLA Handbook (7th Edition):

Wächter, Eduardo Weber. “Integração de novos processadores em arquiteturas MPSOC : um estudo de caso.” 2011. Web. 04 Aug 2020.

Vancouver:

Wächter EW. Integração de novos processadores em arquiteturas MPSOC : um estudo de caso. [Internet] [Masters thesis]. Pontifícia Universidade Católica do Rio Grande do Sul; 2011. [cited 2020 Aug 04]. Available from: http://tede.pucrs.br/tde_busca/arquivo.php?codArquivo=3614 ;.

Council of Science Editors:

Wächter EW. Integração de novos processadores em arquiteturas MPSOC : um estudo de caso. [Masters Thesis]. Pontifícia Universidade Católica do Rio Grande do Sul; 2011. Available from: http://tede.pucrs.br/tde_busca/arquivo.php?codArquivo=3614 ;

10. Marcelo Grandi Mandelli. Mapeamento dinâmico de aplicações para MPSOCS homogêneos.

Degree: Master, 2011, Pontifícia Universidade Católica do Rio Grande do Sul

O avanço na tecnologia de fabricação de circuitos integrados permite obter transistores cada vez menores, tornando possível o desenvolvimento de sistemas completos em um único… (more)

Subjects/Keywords: ARQUITETURA DE COMPUTADOR; MULTIPROCESSADORES; INFORMÁTICA; CIENCIA DA COMPUTACAO

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Mandelli, M. G. (2011). Mapeamento dinâmico de aplicações para MPSOCS homogêneos. (Masters Thesis). Pontifícia Universidade Católica do Rio Grande do Sul. Retrieved from http://tede.pucrs.br/tde_busca/arquivo.php?codArquivo=3789 ;

Chicago Manual of Style (16th Edition):

Mandelli, Marcelo Grandi. “Mapeamento dinâmico de aplicações para MPSOCS homogêneos.” 2011. Masters Thesis, Pontifícia Universidade Católica do Rio Grande do Sul. Accessed August 04, 2020. http://tede.pucrs.br/tde_busca/arquivo.php?codArquivo=3789 ;.

MLA Handbook (7th Edition):

Mandelli, Marcelo Grandi. “Mapeamento dinâmico de aplicações para MPSOCS homogêneos.” 2011. Web. 04 Aug 2020.

Vancouver:

Mandelli MG. Mapeamento dinâmico de aplicações para MPSOCS homogêneos. [Internet] [Masters thesis]. Pontifícia Universidade Católica do Rio Grande do Sul; 2011. [cited 2020 Aug 04]. Available from: http://tede.pucrs.br/tde_busca/arquivo.php?codArquivo=3789 ;.

Council of Science Editors:

Mandelli MG. Mapeamento dinâmico de aplicações para MPSOCS homogêneos. [Masters Thesis]. Pontifícia Universidade Católica do Rio Grande do Sul; 2011. Available from: http://tede.pucrs.br/tde_busca/arquivo.php?codArquivo=3789 ;

11. Eduardo de Brum Antunes. Particionamento e mapeamento de MPSOCS homogêneos baseados em NOCS.

Degree: Master, 2012, Pontifícia Universidade Católica do Rio Grande do Sul

 O aumento da complexidade das aplicações demanda maior capacidade de processamento, impulsionando o desenvolvimento de um sistema computacional compostos por módulos como processadores, memórias e… (more)

Subjects/Keywords: INFORMÁTICA; MULTIPROCESSADORES; ENERGIA ELÉTRICA - CONSUMO; CIENCIA DA COMPUTACAO

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Antunes, E. d. B. (2012). Particionamento e mapeamento de MPSOCS homogêneos baseados em NOCS. (Masters Thesis). Pontifícia Universidade Católica do Rio Grande do Sul. Retrieved from http://tede.pucrs.br/tde_busca/arquivo.php?codArquivo=4002 ;

Chicago Manual of Style (16th Edition):

Antunes, Eduardo de Brum. “Particionamento e mapeamento de MPSOCS homogêneos baseados em NOCS.” 2012. Masters Thesis, Pontifícia Universidade Católica do Rio Grande do Sul. Accessed August 04, 2020. http://tede.pucrs.br/tde_busca/arquivo.php?codArquivo=4002 ;.

MLA Handbook (7th Edition):

Antunes, Eduardo de Brum. “Particionamento e mapeamento de MPSOCS homogêneos baseados em NOCS.” 2012. Web. 04 Aug 2020.

Vancouver:

Antunes EdB. Particionamento e mapeamento de MPSOCS homogêneos baseados em NOCS. [Internet] [Masters thesis]. Pontifícia Universidade Católica do Rio Grande do Sul; 2012. [cited 2020 Aug 04]. Available from: http://tede.pucrs.br/tde_busca/arquivo.php?codArquivo=4002 ;.

Council of Science Editors:

Antunes EdB. Particionamento e mapeamento de MPSOCS homogêneos baseados em NOCS. [Masters Thesis]. Pontifícia Universidade Católica do Rio Grande do Sul; 2012. Available from: http://tede.pucrs.br/tde_busca/arquivo.php?codArquivo=4002 ;

12. Thiago Raupp da Rosa. Reduction of energy consumption in MPSOCS through a dynamic frequency scaling technique.

Degree: Master, 2012, Pontifícia Universidade Católica do Rio Grande do Sul

MPSoCs baseados em NoC têm sido empregados em sistemas embarcados devido ao seu alto desempenho, atingido através do uso de múltiplos elementos de processamento (PEs).… (more)

Subjects/Keywords: INFORMÁTICA; MULTIPROCESSADORES; ARQUITETURA DE COMPUTADOR; CIENCIA DA COMPUTACAO

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Rosa, T. R. d. (2012). Reduction of energy consumption in MPSOCS through a dynamic frequency scaling technique. (Masters Thesis). Pontifícia Universidade Católica do Rio Grande do Sul. Retrieved from http://tede.pucrs.br/tde_busca/arquivo.php?codArquivo=4262 ;

Chicago Manual of Style (16th Edition):

Rosa, Thiago Raupp da. “Reduction of energy consumption in MPSOCS through a dynamic frequency scaling technique.” 2012. Masters Thesis, Pontifícia Universidade Católica do Rio Grande do Sul. Accessed August 04, 2020. http://tede.pucrs.br/tde_busca/arquivo.php?codArquivo=4262 ;.

MLA Handbook (7th Edition):

Rosa, Thiago Raupp da. “Reduction of energy consumption in MPSOCS through a dynamic frequency scaling technique.” 2012. Web. 04 Aug 2020.

Vancouver:

Rosa TRd. Reduction of energy consumption in MPSOCS through a dynamic frequency scaling technique. [Internet] [Masters thesis]. Pontifícia Universidade Católica do Rio Grande do Sul; 2012. [cited 2020 Aug 04]. Available from: http://tede.pucrs.br/tde_busca/arquivo.php?codArquivo=4262 ;.

Council of Science Editors:

Rosa TRd. Reduction of energy consumption in MPSOCS through a dynamic frequency scaling technique. [Masters Thesis]. Pontifícia Universidade Católica do Rio Grande do Sul; 2012. Available from: http://tede.pucrs.br/tde_busca/arquivo.php?codArquivo=4262 ;

13. Guilherme Heck. Um MPSOC GALS baseado em rede intrachip com geração local de relógio.

Degree: Master, 2012, Pontifícia Universidade Católica do Rio Grande do Sul

Devido à evolução das tecnologias nanométricas profundas em semicondutores, hoje é possível a fabricação de sistemas cada vez mais complexos em um único chip. Entretanto,… (more)

Subjects/Keywords: INFORMÁTICA; ARQUITETURA DE REDES; MULTIPROCESSADORES; CIENCIA DA COMPUTACAO

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Heck, G. (2012). Um MPSOC GALS baseado em rede intrachip com geração local de relógio. (Masters Thesis). Pontifícia Universidade Católica do Rio Grande do Sul. Retrieved from http://tede.pucrs.br/tde_busca/arquivo.php?codArquivo=4537 ;

Chicago Manual of Style (16th Edition):

Heck, Guilherme. “Um MPSOC GALS baseado em rede intrachip com geração local de relógio.” 2012. Masters Thesis, Pontifícia Universidade Católica do Rio Grande do Sul. Accessed August 04, 2020. http://tede.pucrs.br/tde_busca/arquivo.php?codArquivo=4537 ;.

MLA Handbook (7th Edition):

Heck, Guilherme. “Um MPSOC GALS baseado em rede intrachip com geração local de relógio.” 2012. Web. 04 Aug 2020.

Vancouver:

Heck G. Um MPSOC GALS baseado em rede intrachip com geração local de relógio. [Internet] [Masters thesis]. Pontifícia Universidade Católica do Rio Grande do Sul; 2012. [cited 2020 Aug 04]. Available from: http://tede.pucrs.br/tde_busca/arquivo.php?codArquivo=4537 ;.

Council of Science Editors:

Heck G. Um MPSOC GALS baseado em rede intrachip com geração local de relógio. [Masters Thesis]. Pontifícia Universidade Católica do Rio Grande do Sul; 2012. Available from: http://tede.pucrs.br/tde_busca/arquivo.php?codArquivo=4537 ;

14. Guilherme Machado de Castilhos. Gerência distribuída de recursos em MPSoCs : mapeamento e migração de tarefas.

Degree: Master, 2013, Pontifícia Universidade Católica do Rio Grande do Sul

O projeto de MPSoCs é uma clara tendência na indústria de semicondutores. Os MPSoCs são capazes de executar várias aplicações em paralelo, suportando carga dinâmica… (more)

Subjects/Keywords: INFORMÁTICA; MULTIPROCESSADORES; ARQUITETURA DE COMPUTADOR; CIENCIA DA COMPUTACAO

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Castilhos, G. M. d. (2013). Gerência distribuída de recursos em MPSoCs : mapeamento e migração de tarefas. (Masters Thesis). Pontifícia Universidade Católica do Rio Grande do Sul. Retrieved from http://tede.pucrs.br/tde_busca/arquivo.php?codArquivo=4613 ;

Chicago Manual of Style (16th Edition):

Castilhos, Guilherme Machado de. “Gerência distribuída de recursos em MPSoCs : mapeamento e migração de tarefas.” 2013. Masters Thesis, Pontifícia Universidade Católica do Rio Grande do Sul. Accessed August 04, 2020. http://tede.pucrs.br/tde_busca/arquivo.php?codArquivo=4613 ;.

MLA Handbook (7th Edition):

Castilhos, Guilherme Machado de. “Gerência distribuída de recursos em MPSoCs : mapeamento e migração de tarefas.” 2013. Web. 04 Aug 2020.

Vancouver:

Castilhos GMd. Gerência distribuída de recursos em MPSoCs : mapeamento e migração de tarefas. [Internet] [Masters thesis]. Pontifícia Universidade Católica do Rio Grande do Sul; 2013. [cited 2020 Aug 04]. Available from: http://tede.pucrs.br/tde_busca/arquivo.php?codArquivo=4613 ;.

Council of Science Editors:

Castilhos GMd. Gerência distribuída de recursos em MPSoCs : mapeamento e migração de tarefas. [Masters Thesis]. Pontifícia Universidade Católica do Rio Grande do Sul; 2013. Available from: http://tede.pucrs.br/tde_busca/arquivo.php?codArquivo=4613 ;

15. Sergio Johann Filho. Suporte para aplicações dinâmicas em sistemas multiprocessados intra-chip homogêneos.

Degree: PhD, 2012, Pontifícia Universidade Católica do Rio Grande do Sul

Sistemas MPSoC modernos fazem uso de recursos que eram disponibilizados apenas em computadores de propósito geral provendo mais funcionalidades para as aplicações. A evolução arquitetural… (more)

Subjects/Keywords: INFORMÁTICA; MULTIPROCESSADORES; ARQUITETURA DE COMPUTADOR; CIENCIA DA COMPUTACAO

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Filho, S. J. (2012). Suporte para aplicações dinâmicas em sistemas multiprocessados intra-chip homogêneos. (Doctoral Dissertation). Pontifícia Universidade Católica do Rio Grande do Sul. Retrieved from http://tede.pucrs.br/tde_busca/arquivo.php?codArquivo=4909 ;

Chicago Manual of Style (16th Edition):

Filho, Sergio Johann. “Suporte para aplicações dinâmicas em sistemas multiprocessados intra-chip homogêneos.” 2012. Doctoral Dissertation, Pontifícia Universidade Católica do Rio Grande do Sul. Accessed August 04, 2020. http://tede.pucrs.br/tde_busca/arquivo.php?codArquivo=4909 ;.

MLA Handbook (7th Edition):

Filho, Sergio Johann. “Suporte para aplicações dinâmicas em sistemas multiprocessados intra-chip homogêneos.” 2012. Web. 04 Aug 2020.

Vancouver:

Filho SJ. Suporte para aplicações dinâmicas em sistemas multiprocessados intra-chip homogêneos. [Internet] [Doctoral dissertation]. Pontifícia Universidade Católica do Rio Grande do Sul; 2012. [cited 2020 Aug 04]. Available from: http://tede.pucrs.br/tde_busca/arquivo.php?codArquivo=4909 ;.

Council of Science Editors:

Filho SJ. Suporte para aplicações dinâmicas em sistemas multiprocessados intra-chip homogêneos. [Doctoral Dissertation]. Pontifícia Universidade Católica do Rio Grande do Sul; 2012. Available from: http://tede.pucrs.br/tde_busca/arquivo.php?codArquivo=4909 ;

16. Felipe Göhring de Magalhães. HC-MPSOC : plataforma do tipo cluster para sistemas embarcados.

Degree: Master, 2013, Pontifícia Universidade Católica do Rio Grande do Sul

Sistemas intrachip multiprocessados (MPSoCs) podem ser encontrados em praticamente todos os ramos do mercado e o projeto desses sistemas normalmente apresenta diversas restrições, como por… (more)

Subjects/Keywords: INFORMÁTICA; MULTIPROCESSADORES; ARQUITETURA DE COMPUTADOR; CIENCIA DA COMPUTACAO

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Magalhães, F. G. d. (2013). HC-MPSOC : plataforma do tipo cluster para sistemas embarcados. (Masters Thesis). Pontifícia Universidade Católica do Rio Grande do Sul. Retrieved from http://tede.pucrs.br/tde_busca/arquivo.php?codArquivo=4993 ;

Chicago Manual of Style (16th Edition):

Magalhães, Felipe Göhring de. “HC-MPSOC : plataforma do tipo cluster para sistemas embarcados.” 2013. Masters Thesis, Pontifícia Universidade Católica do Rio Grande do Sul. Accessed August 04, 2020. http://tede.pucrs.br/tde_busca/arquivo.php?codArquivo=4993 ;.

MLA Handbook (7th Edition):

Magalhães, Felipe Göhring de. “HC-MPSOC : plataforma do tipo cluster para sistemas embarcados.” 2013. Web. 04 Aug 2020.

Vancouver:

Magalhães FGd. HC-MPSOC : plataforma do tipo cluster para sistemas embarcados. [Internet] [Masters thesis]. Pontifícia Universidade Católica do Rio Grande do Sul; 2013. [cited 2020 Aug 04]. Available from: http://tede.pucrs.br/tde_busca/arquivo.php?codArquivo=4993 ;.

Council of Science Editors:

Magalhães FGd. HC-MPSOC : plataforma do tipo cluster para sistemas embarcados. [Masters Thesis]. Pontifícia Universidade Católica do Rio Grande do Sul; 2013. Available from: http://tede.pucrs.br/tde_busca/arquivo.php?codArquivo=4993 ;

17. Leandro Sehnem Heck. Modelagem e projeto de um gerador de relógio local baseado em DCO para MPSoCs GALS.

Degree: Master, 2013, Pontifícia Universidade Católica do Rio Grande do Sul

Atualmente, o uso de sistemas multiprocessados em chip (do inglês Multiprocessor System-on- Chip ou MPSoCs) são uma tendência na indústria eletrônica. Integram-se números crescentes de… (more)

Subjects/Keywords: INFORMÁTICA; ARQUITETURA DE COMPUTADOR; MULTIPROCESSADORES; CIENCIA DA COMPUTACAO

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Heck, L. S. (2013). Modelagem e projeto de um gerador de relógio local baseado em DCO para MPSoCs GALS. (Masters Thesis). Pontifícia Universidade Católica do Rio Grande do Sul. Retrieved from http://tede.pucrs.br/tde_busca/arquivo.php?codArquivo=5129 ;

Chicago Manual of Style (16th Edition):

Heck, Leandro Sehnem. “Modelagem e projeto de um gerador de relógio local baseado em DCO para MPSoCs GALS.” 2013. Masters Thesis, Pontifícia Universidade Católica do Rio Grande do Sul. Accessed August 04, 2020. http://tede.pucrs.br/tde_busca/arquivo.php?codArquivo=5129 ;.

MLA Handbook (7th Edition):

Heck, Leandro Sehnem. “Modelagem e projeto de um gerador de relógio local baseado em DCO para MPSoCs GALS.” 2013. Web. 04 Aug 2020.

Vancouver:

Heck LS. Modelagem e projeto de um gerador de relógio local baseado em DCO para MPSoCs GALS. [Internet] [Masters thesis]. Pontifícia Universidade Católica do Rio Grande do Sul; 2013. [cited 2020 Aug 04]. Available from: http://tede.pucrs.br/tde_busca/arquivo.php?codArquivo=5129 ;.

Council of Science Editors:

Heck LS. Modelagem e projeto de um gerador de relógio local baseado em DCO para MPSoCs GALS. [Masters Thesis]. Pontifícia Universidade Católica do Rio Grande do Sul; 2013. Available from: http://tede.pucrs.br/tde_busca/arquivo.php?codArquivo=5129 ;

18. Marcelo Ruaro. Runtime adaptive QOS management in NOC-based MPSOCS.

Degree: Master, 2014, Pontifícia Universidade Católica do Rio Grande do Sul

Sistemas multiprocessados em chip (MPSoCs), baseados em redes em chip (NoCs), são resultados da contínua redução no tamanho dos transistores e na busca por um… (more)

Subjects/Keywords: MULTIPROCESSADORES; ARQUITETURA DE COMPUTADOR; INFORMÁTICA; CIENCIA DA COMPUTACAO

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Ruaro, M. (2014). Runtime adaptive QOS management in NOC-based MPSOCS. (Masters Thesis). Pontifícia Universidade Católica do Rio Grande do Sul. Retrieved from http://tede.pucrs.br/tde_busca/arquivo.php?codArquivo=5341 ;

Chicago Manual of Style (16th Edition):

Ruaro, Marcelo. “Runtime adaptive QOS management in NOC-based MPSOCS.” 2014. Masters Thesis, Pontifícia Universidade Católica do Rio Grande do Sul. Accessed August 04, 2020. http://tede.pucrs.br/tde_busca/arquivo.php?codArquivo=5341 ;.

MLA Handbook (7th Edition):

Ruaro, Marcelo. “Runtime adaptive QOS management in NOC-based MPSOCS.” 2014. Web. 04 Aug 2020.

Vancouver:

Ruaro M. Runtime adaptive QOS management in NOC-based MPSOCS. [Internet] [Masters thesis]. Pontifícia Universidade Católica do Rio Grande do Sul; 2014. [cited 2020 Aug 04]. Available from: http://tede.pucrs.br/tde_busca/arquivo.php?codArquivo=5341 ;.

Council of Science Editors:

Ruaro M. Runtime adaptive QOS management in NOC-based MPSOCS. [Masters Thesis]. Pontifícia Universidade Católica do Rio Grande do Sul; 2014. Available from: http://tede.pucrs.br/tde_busca/arquivo.php?codArquivo=5341 ;

19. Oliver Bellaver Longhi. Mapping applications onto cluster-based MPSOCS.

Degree: Master, 2014, Pontifícia Universidade Católica do Rio Grande do Sul

Durante décadas, a indústria aumentava a frequência de operação dos processores para responder às necessidades de desempenho. Após atingir uma limitação física em termos de… (more)

Subjects/Keywords: ARQUITETURA DE COMPUTADOR; INFORMÁTICA; CIENCIA DA COMPUTACAO; MULTIPROCESSADORES

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Longhi, O. B. (2014). Mapping applications onto cluster-based MPSOCS. (Masters Thesis). Pontifícia Universidade Católica do Rio Grande do Sul. Retrieved from http://tede.pucrs.br/tde_busca/arquivo.php?codArquivo=5344 ;

Chicago Manual of Style (16th Edition):

Longhi, Oliver Bellaver. “Mapping applications onto cluster-based MPSOCS.” 2014. Masters Thesis, Pontifícia Universidade Católica do Rio Grande do Sul. Accessed August 04, 2020. http://tede.pucrs.br/tde_busca/arquivo.php?codArquivo=5344 ;.

MLA Handbook (7th Edition):

Longhi, Oliver Bellaver. “Mapping applications onto cluster-based MPSOCS.” 2014. Web. 04 Aug 2020.

Vancouver:

Longhi OB. Mapping applications onto cluster-based MPSOCS. [Internet] [Masters thesis]. Pontifícia Universidade Católica do Rio Grande do Sul; 2014. [cited 2020 Aug 04]. Available from: http://tede.pucrs.br/tde_busca/arquivo.php?codArquivo=5344 ;.

Council of Science Editors:

Longhi OB. Mapping applications onto cluster-based MPSOCS. [Masters Thesis]. Pontifícia Universidade Católica do Rio Grande do Sul; 2014. Available from: http://tede.pucrs.br/tde_busca/arquivo.php?codArquivo=5344 ;

20. Yan Ghidini de Souza. 3D network-on-chip architectural exploration.

Degree: Master, 2014, Pontifícia Universidade Católica do Rio Grande do Sul

 Comunicação desempenha papel fundamental em projetos de Sistemas Multiprocessados em Chips (MPSoCs, do inglês Multiprocessor Systems-on-Chips). Desta maneira, Redes Intrachip (NoCs, do inglês Networks-on-Chips) têm… (more)

Subjects/Keywords: INFORMÁTICA; ARQUITETURA DE COMPUTADOR; MULTIPROCESSADORES; CIENCIA DA COMPUTACAO

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Souza, Y. G. d. (2014). 3D network-on-chip architectural exploration. (Masters Thesis). Pontifícia Universidade Católica do Rio Grande do Sul. Retrieved from http://tede.pucrs.br/tde_busca/arquivo.php?codArquivo=5369 ;

Chicago Manual of Style (16th Edition):

Souza, Yan Ghidini de. “3D network-on-chip architectural exploration.” 2014. Masters Thesis, Pontifícia Universidade Católica do Rio Grande do Sul. Accessed August 04, 2020. http://tede.pucrs.br/tde_busca/arquivo.php?codArquivo=5369 ;.

MLA Handbook (7th Edition):

Souza, Yan Ghidini de. “3D network-on-chip architectural exploration.” 2014. Web. 04 Aug 2020.

Vancouver:

Souza YGd. 3D network-on-chip architectural exploration. [Internet] [Masters thesis]. Pontifícia Universidade Católica do Rio Grande do Sul; 2014. [cited 2020 Aug 04]. Available from: http://tede.pucrs.br/tde_busca/arquivo.php?codArquivo=5369 ;.

Council of Science Editors:

Souza YGd. 3D network-on-chip architectural exploration. [Masters Thesis]. Pontifícia Universidade Católica do Rio Grande do Sul; 2014. Available from: http://tede.pucrs.br/tde_busca/arquivo.php?codArquivo=5369 ;

21. Guilherme Montez Guindani. Mecanismo de controle de QoS através de DFS em MPSOCS.

Degree: PhD, 2014, Pontifícia Universidade Católica do Rio Grande do Sul

O controle dos requisitos de qualidade de serviço (QoS) em MPSoCs baseados em NoC, com dezenas de tarefas sendo executadas simultaneamente ainda é um desafio… (more)

Subjects/Keywords: INFORMÁTICA; HARDWARE; MULTIPROCESSADORES; REDES DE COMPUTADORES; CIENCIA DA COMPUTACAO

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Guindani, G. M. (2014). Mecanismo de controle de QoS através de DFS em MPSOCS. (Doctoral Dissertation). Pontifícia Universidade Católica do Rio Grande do Sul. Retrieved from http://tede.pucrs.br/tde_busca/arquivo.php?codArquivo=5539 ;

Chicago Manual of Style (16th Edition):

Guindani, Guilherme Montez. “Mecanismo de controle de QoS através de DFS em MPSOCS.” 2014. Doctoral Dissertation, Pontifícia Universidade Católica do Rio Grande do Sul. Accessed August 04, 2020. http://tede.pucrs.br/tde_busca/arquivo.php?codArquivo=5539 ;.

MLA Handbook (7th Edition):

Guindani, Guilherme Montez. “Mecanismo de controle de QoS através de DFS em MPSOCS.” 2014. Web. 04 Aug 2020.

Vancouver:

Guindani GM. Mecanismo de controle de QoS através de DFS em MPSOCS. [Internet] [Doctoral dissertation]. Pontifícia Universidade Católica do Rio Grande do Sul; 2014. [cited 2020 Aug 04]. Available from: http://tede.pucrs.br/tde_busca/arquivo.php?codArquivo=5539 ;.

Council of Science Editors:

Guindani GM. Mecanismo de controle de QoS através de DFS em MPSOCS. [Doctoral Dissertation]. Pontifícia Universidade Católica do Rio Grande do Sul; 2014. Available from: http://tede.pucrs.br/tde_busca/arquivo.php?codArquivo=5539 ;

22. Cristiane Raquel Woszezenki. Alocação de tarefas e comunicação entre tarefas em MPSoCs.

Degree: Master, 2007, Pontifícia Universidade Católica do Rio Grande do Sul

 MPSoCs (do inglês, Multiprocessor System On Chip) constituem uma tendência no projeto de sistemas embarcados, pois possibilitam o melhor atendimento dos requisitos da aplicação. Isso… (more)

Subjects/Keywords: INFORMÁTICA; MULTIPROCESSADORES; ARQUITETURA DE COMPUTADOR; CIENCIA DA COMPUTACAO

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Woszezenki, C. R. (2007). Alocação de tarefas e comunicação entre tarefas em MPSoCs. (Masters Thesis). Pontifícia Universidade Católica do Rio Grande do Sul. Retrieved from http://tede.pucrs.br/tde_busca/arquivo.php?codArquivo=817 ;

Chicago Manual of Style (16th Edition):

Woszezenki, Cristiane Raquel. “Alocação de tarefas e comunicação entre tarefas em MPSoCs.” 2007. Masters Thesis, Pontifícia Universidade Católica do Rio Grande do Sul. Accessed August 04, 2020. http://tede.pucrs.br/tde_busca/arquivo.php?codArquivo=817 ;.

MLA Handbook (7th Edition):

Woszezenki, Cristiane Raquel. “Alocação de tarefas e comunicação entre tarefas em MPSoCs.” 2007. Web. 04 Aug 2020.

Vancouver:

Woszezenki CR. Alocação de tarefas e comunicação entre tarefas em MPSoCs. [Internet] [Masters thesis]. Pontifícia Universidade Católica do Rio Grande do Sul; 2007. [cited 2020 Aug 04]. Available from: http://tede.pucrs.br/tde_busca/arquivo.php?codArquivo=817 ;.

Council of Science Editors:

Woszezenki CR. Alocação de tarefas e comunicação entre tarefas em MPSoCs. [Masters Thesis]. Pontifícia Universidade Católica do Rio Grande do Sul; 2007. Available from: http://tede.pucrs.br/tde_busca/arquivo.php?codArquivo=817 ;


Universidade do Rio Grande do Sul

23. Silva Junior, Paulo Cesar Santos da. Sistemas multiprocessados em chip : reconfigurabilidade e heterogeneidade, economia e compatibilidade binária.

Degree: 2014, Universidade do Rio Grande do Sul

As limitações resultantes do avanço das tecnologias de integração, como o crescente aumento da densidade de potência, levando à necessidade de redução da frequência de… (more)

Subjects/Keywords: Microeletrônica; Reconfigurability; Multiprocessadores; Heterogeneity; Multiprocessors system; Binary compatibility

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Silva Junior, P. C. S. d. (2014). Sistemas multiprocessados em chip : reconfigurabilidade e heterogeneidade, economia e compatibilidade binária. (Thesis). Universidade do Rio Grande do Sul. Retrieved from http://hdl.handle.net/10183/117762

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

Chicago Manual of Style (16th Edition):

Silva Junior, Paulo Cesar Santos da. “Sistemas multiprocessados em chip : reconfigurabilidade e heterogeneidade, economia e compatibilidade binária.” 2014. Thesis, Universidade do Rio Grande do Sul. Accessed August 04, 2020. http://hdl.handle.net/10183/117762.

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

MLA Handbook (7th Edition):

Silva Junior, Paulo Cesar Santos da. “Sistemas multiprocessados em chip : reconfigurabilidade e heterogeneidade, economia e compatibilidade binária.” 2014. Web. 04 Aug 2020.

Vancouver:

Silva Junior PCSd. Sistemas multiprocessados em chip : reconfigurabilidade e heterogeneidade, economia e compatibilidade binária. [Internet] [Thesis]. Universidade do Rio Grande do Sul; 2014. [cited 2020 Aug 04]. Available from: http://hdl.handle.net/10183/117762.

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

Council of Science Editors:

Silva Junior PCSd. Sistemas multiprocessados em chip : reconfigurabilidade e heterogeneidade, economia e compatibilidade binária. [Thesis]. Universidade do Rio Grande do Sul; 2014. Available from: http://hdl.handle.net/10183/117762

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

24. Ewerson Luiz de Souza Carvalho. Mapeamento dinâmico de tarefas em MPSoCs heterogêneos baseados em NoC.

Degree: PhD, 2009, Pontifícia Universidade Católica do Rio Grande do Sul

 MPSoCs são sistemas multiprocessados integrados na forma de um SoC. Eles são tendência no projeto de circuitos VLSI, pois minimizam a crise de produtividade de… (more)

Subjects/Keywords: INFORMÁTICA; MULTIPROCESSADORES; HEURÍSTICA (INFORMÁTICA); ALGORITMOS; CIENCIA DA COMPUTACAO

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Carvalho, E. L. d. S. (2009). Mapeamento dinâmico de tarefas em MPSoCs heterogêneos baseados em NoC. (Doctoral Dissertation). Pontifícia Universidade Católica do Rio Grande do Sul. Retrieved from http://tede.pucrs.br/tde_busca/arquivo.php?codArquivo=2360 ;

Chicago Manual of Style (16th Edition):

Carvalho, Ewerson Luiz de Souza. “Mapeamento dinâmico de tarefas em MPSoCs heterogêneos baseados em NoC.” 2009. Doctoral Dissertation, Pontifícia Universidade Católica do Rio Grande do Sul. Accessed August 04, 2020. http://tede.pucrs.br/tde_busca/arquivo.php?codArquivo=2360 ;.

MLA Handbook (7th Edition):

Carvalho, Ewerson Luiz de Souza. “Mapeamento dinâmico de tarefas em MPSoCs heterogêneos baseados em NoC.” 2009. Web. 04 Aug 2020.

Vancouver:

Carvalho ELdS. Mapeamento dinâmico de tarefas em MPSoCs heterogêneos baseados em NoC. [Internet] [Doctoral dissertation]. Pontifícia Universidade Católica do Rio Grande do Sul; 2009. [cited 2020 Aug 04]. Available from: http://tede.pucrs.br/tde_busca/arquivo.php?codArquivo=2360 ;.

Council of Science Editors:

Carvalho ELdS. Mapeamento dinâmico de tarefas em MPSoCs heterogêneos baseados em NoC. [Doctoral Dissertation]. Pontifícia Universidade Católica do Rio Grande do Sul; 2009. Available from: http://tede.pucrs.br/tde_busca/arquivo.php?codArquivo=2360 ;

25. Sérgio Johann Filho. Estimativa de desempenho de software e consumo de energia em MPSoCs.

Degree: Master, 2008, Pontifícia Universidade Católica do Rio Grande do Sul

 Para atender a uma cresente demanda por desempenho de processamento, o projeto de sistemas embarcados inclui a utilização de diversos processadores além de infra-estruturas de… (more)

Subjects/Keywords: INFORMÁTICA; MULTIPROCESSADORES; ARQUITETURA DE COMPUTADOR; ENERGIA ELÉTRICA - CONSUMO; CIENCIA DA COMPUTACAO

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Filho, S. J. (2008). Estimativa de desempenho de software e consumo de energia em MPSoCs. (Masters Thesis). Pontifícia Universidade Católica do Rio Grande do Sul. Retrieved from http://tede.pucrs.br/tde_busca/arquivo.php?codArquivo=2430 ;

Chicago Manual of Style (16th Edition):

Filho, Sérgio Johann. “Estimativa de desempenho de software e consumo de energia em MPSoCs.” 2008. Masters Thesis, Pontifícia Universidade Católica do Rio Grande do Sul. Accessed August 04, 2020. http://tede.pucrs.br/tde_busca/arquivo.php?codArquivo=2430 ;.

MLA Handbook (7th Edition):

Filho, Sérgio Johann. “Estimativa de desempenho de software e consumo de energia em MPSoCs.” 2008. Web. 04 Aug 2020.

Vancouver:

Filho SJ. Estimativa de desempenho de software e consumo de energia em MPSoCs. [Internet] [Masters thesis]. Pontifícia Universidade Católica do Rio Grande do Sul; 2008. [cited 2020 Aug 04]. Available from: http://tede.pucrs.br/tde_busca/arquivo.php?codArquivo=2430 ;.

Council of Science Editors:

Filho SJ. Estimativa de desempenho de software e consumo de energia em MPSoCs. [Masters Thesis]. Pontifícia Universidade Católica do Rio Grande do Sul; 2008. Available from: http://tede.pucrs.br/tde_busca/arquivo.php?codArquivo=2430 ;

26. Odair Moreira. Implementação e avaliação de desempenho de um MPSoC homogêneo interconectado por NoC.

Degree: Master, 2009, Pontifícia Universidade Católica do Rio Grande do Sul

 O aumento do número de transistores em um único chip trouxe novos desafios de projeto, entre eles como aproveitar efetivamente este elevado número de componentes.… (more)

Subjects/Keywords: INFORMÁTICA; MULTIPROCESSADORES; AVALIAÇÃO DE DESEMPENHO (INFORMÁTICA); CIENCIA DA COMPUTACAO

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Moreira, O. (2009). Implementação e avaliação de desempenho de um MPSoC homogêneo interconectado por NoC. (Masters Thesis). Pontifícia Universidade Católica do Rio Grande do Sul. Retrieved from http://tede.pucrs.br/tde_busca/arquivo.php?codArquivo=2574 ;

Chicago Manual of Style (16th Edition):

Moreira, Odair. “Implementação e avaliação de desempenho de um MPSoC homogêneo interconectado por NoC.” 2009. Masters Thesis, Pontifícia Universidade Católica do Rio Grande do Sul. Accessed August 04, 2020. http://tede.pucrs.br/tde_busca/arquivo.php?codArquivo=2574 ;.

MLA Handbook (7th Edition):

Moreira, Odair. “Implementação e avaliação de desempenho de um MPSoC homogêneo interconectado por NoC.” 2009. Web. 04 Aug 2020.

Vancouver:

Moreira O. Implementação e avaliação de desempenho de um MPSoC homogêneo interconectado por NoC. [Internet] [Masters thesis]. Pontifícia Universidade Católica do Rio Grande do Sul; 2009. [cited 2020 Aug 04]. Available from: http://tede.pucrs.br/tde_busca/arquivo.php?codArquivo=2574 ;.

Council of Science Editors:

Moreira O. Implementação e avaliação de desempenho de um MPSoC homogêneo interconectado por NoC. [Masters Thesis]. Pontifícia Universidade Católica do Rio Grande do Sul; 2009. Available from: http://tede.pucrs.br/tde_busca/arquivo.php?codArquivo=2574 ;

27. Alexandra da Costa Pinto de Aguiar. Modelo de balanceamento de carga através de migração de tarefas em MPSoC's de tempo real.

Degree: Master, 2009, Pontifícia Universidade Católica do Rio Grande do Sul

 Sistemas embarcados, em muitos casos, utilizam mais de um processador formando arquiteturas multiprocessadas homogêneas ou heterogêneas. Sistemas multiprocessados que sejam implementados em um único chip… (more)

Subjects/Keywords: SISTEMAS DISTRIBUÍDOS; MULTIPROCESSADORES; INFORMÁTICA; CIENCIA DA COMPUTACAO; MIGRAÇÃO

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Aguiar, A. d. C. P. d. (2009). Modelo de balanceamento de carga através de migração de tarefas em MPSoC's de tempo real. (Masters Thesis). Pontifícia Universidade Católica do Rio Grande do Sul. Retrieved from http://tede.pucrs.br/tde_busca/arquivo.php?codArquivo=2110 ;

Chicago Manual of Style (16th Edition):

Aguiar, Alexandra da Costa Pinto de. “Modelo de balanceamento de carga através de migração de tarefas em MPSoC's de tempo real.” 2009. Masters Thesis, Pontifícia Universidade Católica do Rio Grande do Sul. Accessed August 04, 2020. http://tede.pucrs.br/tde_busca/arquivo.php?codArquivo=2110 ;.

MLA Handbook (7th Edition):

Aguiar, Alexandra da Costa Pinto de. “Modelo de balanceamento de carga através de migração de tarefas em MPSoC's de tempo real.” 2009. Web. 04 Aug 2020.

Vancouver:

Aguiar AdCPd. Modelo de balanceamento de carga através de migração de tarefas em MPSoC's de tempo real. [Internet] [Masters thesis]. Pontifícia Universidade Católica do Rio Grande do Sul; 2009. [cited 2020 Aug 04]. Available from: http://tede.pucrs.br/tde_busca/arquivo.php?codArquivo=2110 ;.

Council of Science Editors:

Aguiar AdCPd. Modelo de balanceamento de carga através de migração de tarefas em MPSoC's de tempo real. [Masters Thesis]. Pontifícia Universidade Católica do Rio Grande do Sul; 2009. Available from: http://tede.pucrs.br/tde_busca/arquivo.php?codArquivo=2110 ;


Pontifical Catholic University of Rio de Janeiro

28. RONALDO VASCONCELOS DE OLIVEIRA. [en] STUDY AND IMPLEMENTATION OF A MULTIPROCESSOR SYSTEM.

Degree: 2009, Pontifical Catholic University of Rio de Janeiro

[pt] Com o fim de se conceber um sistema visando ao estudo detalhado de arquiteturas multiprocessadores, descrevem-se características de sistemas multiprocessadores, descrevem-se características de sistemas… (more)

Subjects/Keywords: [pt] BARRA SIMPLES; [pt] PROGRAMA MESTRE-ESCRAVO; [pt] ARQUITETURAS MULTIPROCESSADORES

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

OLIVEIRA, R. V. D. (2009). [en] STUDY AND IMPLEMENTATION OF A MULTIPROCESSOR SYSTEM. (Thesis). Pontifical Catholic University of Rio de Janeiro. Retrieved from http://www.maxwell.vrac.puc-rio.br/Busca_etds.php?strSecao=resultado&nrSeq=14436

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

Chicago Manual of Style (16th Edition):

OLIVEIRA, RONALDO VASCONCELOS DE. “[en] STUDY AND IMPLEMENTATION OF A MULTIPROCESSOR SYSTEM.” 2009. Thesis, Pontifical Catholic University of Rio de Janeiro. Accessed August 04, 2020. http://www.maxwell.vrac.puc-rio.br/Busca_etds.php?strSecao=resultado&nrSeq=14436.

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

MLA Handbook (7th Edition):

OLIVEIRA, RONALDO VASCONCELOS DE. “[en] STUDY AND IMPLEMENTATION OF A MULTIPROCESSOR SYSTEM.” 2009. Web. 04 Aug 2020.

Vancouver:

OLIVEIRA RVD. [en] STUDY AND IMPLEMENTATION OF A MULTIPROCESSOR SYSTEM. [Internet] [Thesis]. Pontifical Catholic University of Rio de Janeiro; 2009. [cited 2020 Aug 04]. Available from: http://www.maxwell.vrac.puc-rio.br/Busca_etds.php?strSecao=resultado&nrSeq=14436.

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

Council of Science Editors:

OLIVEIRA RVD. [en] STUDY AND IMPLEMENTATION OF A MULTIPROCESSOR SYSTEM. [Thesis]. Pontifical Catholic University of Rio de Janeiro; 2009. Available from: http://www.maxwell.vrac.puc-rio.br/Busca_etds.php?strSecao=resultado&nrSeq=14436

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

29. Mestre, Nuno Roberto Pereira. Comparação do desempenho do FDTD com implementação em CPU e em GPU .

Degree: 2012, Universidade de Aveiro

 O Finite-Difference Time-Domain é um método utilizado em electromagnetismo computacional para simular a propagação de ondas electromagnéticas em meios cujas características podem não ser uniformes.… (more)

Subjects/Keywords: Engenharia de computadores; Arquitectura de computadores; Multiprocessadores; Processamento paralelo

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Mestre, N. R. P. (2012). Comparação do desempenho do FDTD com implementação em CPU e em GPU . (Thesis). Universidade de Aveiro. Retrieved from http://hdl.handle.net/10773/10939

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

Chicago Manual of Style (16th Edition):

Mestre, Nuno Roberto Pereira. “Comparação do desempenho do FDTD com implementação em CPU e em GPU .” 2012. Thesis, Universidade de Aveiro. Accessed August 04, 2020. http://hdl.handle.net/10773/10939.

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

MLA Handbook (7th Edition):

Mestre, Nuno Roberto Pereira. “Comparação do desempenho do FDTD com implementação em CPU e em GPU .” 2012. Web. 04 Aug 2020.

Vancouver:

Mestre NRP. Comparação do desempenho do FDTD com implementação em CPU e em GPU . [Internet] [Thesis]. Universidade de Aveiro; 2012. [cited 2020 Aug 04]. Available from: http://hdl.handle.net/10773/10939.

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

Council of Science Editors:

Mestre NRP. Comparação do desempenho do FDTD com implementação em CPU e em GPU . [Thesis]. Universidade de Aveiro; 2012. Available from: http://hdl.handle.net/10773/10939

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation


Universidade Estadual de Campinas

30. Garanhani, Liana Dessandre Duenha, 1977-. MPSoCBench = a framework for high-level evaluation of Multiprocessor System-on-Chip tools and methodologies = MPSoCBench: um framework para avaliação de ferramentas e metodologias para sistemas multiprocessados em chip .

Degree: 2015, Universidade Estadual de Campinas

 Resumo: Recentes metodologias e ferramentas de projetos de sistemas multiprocessados em chip (MPSoC) aumentam a produtividade por meio da utilização de plataformas baseadas em simuladores,… (more)

Subjects/Keywords: Simulação (Computadores); Sistemas embarcados (Computadores); Energia - Consumo; Multiprocessadores; Arquitetura de computador

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Garanhani, Liana Dessandre Duenha, 1. (2015). MPSoCBench = a framework for high-level evaluation of Multiprocessor System-on-Chip tools and methodologies = MPSoCBench: um framework para avaliação de ferramentas e metodologias para sistemas multiprocessados em chip . (Thesis). Universidade Estadual de Campinas. Retrieved from http://repositorio.unicamp.br/jspui/handle/REPOSIP/304717

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

Chicago Manual of Style (16th Edition):

Garanhani, Liana Dessandre Duenha, 1977-. “MPSoCBench = a framework for high-level evaluation of Multiprocessor System-on-Chip tools and methodologies = MPSoCBench: um framework para avaliação de ferramentas e metodologias para sistemas multiprocessados em chip .” 2015. Thesis, Universidade Estadual de Campinas. Accessed August 04, 2020. http://repositorio.unicamp.br/jspui/handle/REPOSIP/304717.

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

MLA Handbook (7th Edition):

Garanhani, Liana Dessandre Duenha, 1977-. “MPSoCBench = a framework for high-level evaluation of Multiprocessor System-on-Chip tools and methodologies = MPSoCBench: um framework para avaliação de ferramentas e metodologias para sistemas multiprocessados em chip .” 2015. Web. 04 Aug 2020.

Vancouver:

Garanhani, Liana Dessandre Duenha 1. MPSoCBench = a framework for high-level evaluation of Multiprocessor System-on-Chip tools and methodologies = MPSoCBench: um framework para avaliação de ferramentas e metodologias para sistemas multiprocessados em chip . [Internet] [Thesis]. Universidade Estadual de Campinas; 2015. [cited 2020 Aug 04]. Available from: http://repositorio.unicamp.br/jspui/handle/REPOSIP/304717.

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

Council of Science Editors:

Garanhani, Liana Dessandre Duenha 1. MPSoCBench = a framework for high-level evaluation of Multiprocessor System-on-Chip tools and methodologies = MPSoCBench: um framework para avaliação de ferramentas e metodologias para sistemas multiprocessados em chip . [Thesis]. Universidade Estadual de Campinas; 2015. Available from: http://repositorio.unicamp.br/jspui/handle/REPOSIP/304717

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

[1] [2]

.