Advanced search options

Advanced Search Options 🞨

Browse by author name (“Author name starts with…”).

Find ETDs with:

in
/  
in
/  
in
/  
in

Written in Published in Earliest date Latest date

Sorted by

Results per page:

Sorted by: relevance · author · university · dateNew search

You searched for +publisher:"Valenciennes" +contributor:("Ben Atitallah, Rabie"). Showing records 1 – 6 of 6 total matches.

Search Limiters

Last 2 Years | English Only

No search limiters apply to these results.

▼ Search Limiters

1. Ali, Karim Mohamed Abedallah. Architectures parallèles reconfigurables pour le traitement vidéo temps-réel : Parallel reconfigurable hardware architectures for video processing applications.

Degree: Docteur es, Informatique, 2018, Valenciennes

 Les applications vidéo embarquées sont de plus en plus intégrées dans des systèmes de transport intelligents tels que les véhicules autonomes. De nombreux défis sont… (more)

Subjects/Keywords: Applications vidéo temps-Réel; Architectures reconfigurables parallèles; Synthèse de haut niveau; Exploration de l’espace de conception; Fpga; Video streaming applications; Parallel reconfigurable architectures; Highlevelsynthesis; Design space exploration; Fpga

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Ali, K. M. A. (2018). Architectures parallèles reconfigurables pour le traitement vidéo temps-réel : Parallel reconfigurable hardware architectures for video processing applications. (Doctoral Dissertation). Valenciennes. Retrieved from http://www.theses.fr/2018VALE0005

Chicago Manual of Style (16th Edition):

Ali, Karim Mohamed Abedallah. “Architectures parallèles reconfigurables pour le traitement vidéo temps-réel : Parallel reconfigurable hardware architectures for video processing applications.” 2018. Doctoral Dissertation, Valenciennes. Accessed January 22, 2020. http://www.theses.fr/2018VALE0005.

MLA Handbook (7th Edition):

Ali, Karim Mohamed Abedallah. “Architectures parallèles reconfigurables pour le traitement vidéo temps-réel : Parallel reconfigurable hardware architectures for video processing applications.” 2018. Web. 22 Jan 2020.

Vancouver:

Ali KMA. Architectures parallèles reconfigurables pour le traitement vidéo temps-réel : Parallel reconfigurable hardware architectures for video processing applications. [Internet] [Doctoral dissertation]. Valenciennes; 2018. [cited 2020 Jan 22]. Available from: http://www.theses.fr/2018VALE0005.

Council of Science Editors:

Ali KMA. Architectures parallèles reconfigurables pour le traitement vidéo temps-réel : Parallel reconfigurable hardware architectures for video processing applications. [Doctoral Dissertation]. Valenciennes; 2018. Available from: http://www.theses.fr/2018VALE0005

2. Souissi, Omar. Planification de chemin d'hélicoptères sur une architecture hétérogène CPU FPGA haute performance : Path planning on a high performance heterogeneous CPU/FPGA architecture.

Degree: Docteur es, Informatique, 2015, Valenciennes

Les problématiques de sécurité sont aujourd’hui un facteur différentiateur clé dans le secteur aéronautique. Bien que certains systèmes d’assistance aux hélicoptères existent et qu’une partie… (more)

Subjects/Keywords: Planification de chemin 2D; Planification de chemin 3D; Ordonnancement; Méthodes exactes; Heuristiques; Méthodes hybrides.; 2D Path planning; 3D Path planning; Scheduling; Exact methods; Heuristics; Hybrid approach

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Souissi, O. (2015). Planification de chemin d'hélicoptères sur une architecture hétérogène CPU FPGA haute performance : Path planning on a high performance heterogeneous CPU/FPGA architecture. (Doctoral Dissertation). Valenciennes. Retrieved from http://www.theses.fr/2015VALE0003

Chicago Manual of Style (16th Edition):

Souissi, Omar. “Planification de chemin d'hélicoptères sur une architecture hétérogène CPU FPGA haute performance : Path planning on a high performance heterogeneous CPU/FPGA architecture.” 2015. Doctoral Dissertation, Valenciennes. Accessed January 22, 2020. http://www.theses.fr/2015VALE0003.

MLA Handbook (7th Edition):

Souissi, Omar. “Planification de chemin d'hélicoptères sur une architecture hétérogène CPU FPGA haute performance : Path planning on a high performance heterogeneous CPU/FPGA architecture.” 2015. Web. 22 Jan 2020.

Vancouver:

Souissi O. Planification de chemin d'hélicoptères sur une architecture hétérogène CPU FPGA haute performance : Path planning on a high performance heterogeneous CPU/FPGA architecture. [Internet] [Doctoral dissertation]. Valenciennes; 2015. [cited 2020 Jan 22]. Available from: http://www.theses.fr/2015VALE0003.

Council of Science Editors:

Souissi O. Planification de chemin d'hélicoptères sur une architecture hétérogène CPU FPGA haute performance : Path planning on a high performance heterogeneous CPU/FPGA architecture. [Doctoral Dissertation]. Valenciennes; 2015. Available from: http://www.theses.fr/2015VALE0003

3. Rethinagiri, Santhosh Kumar. Une approche système pour l'estimation de la consommation de puissance des plateformes MPSoC : System-Level Power Estimation Methodology for MPSoC based Platforms.

Degree: Docteur es, Informatique, 2013, Valenciennes

Avec l'essor des nouvelles technologies d'intégration sur silicium submicroniques, la consommation de puissance dans les systèmes sur puce multiprocesseur (MPSoC) est devenue un facteur primordial… (more)

Subjects/Keywords: MPSoC; Analyse fonctionnelle de la puissance; Technique de simulation au niveau transactionnel; MPSoC; Design Space Exploration (DSE); Functional Level Power Analysis

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Rethinagiri, S. K. (2013). Une approche système pour l'estimation de la consommation de puissance des plateformes MPSoC : System-Level Power Estimation Methodology for MPSoC based Platforms. (Doctoral Dissertation). Valenciennes. Retrieved from http://www.theses.fr/2013VALE0006

Chicago Manual of Style (16th Edition):

Rethinagiri, Santhosh Kumar. “Une approche système pour l'estimation de la consommation de puissance des plateformes MPSoC : System-Level Power Estimation Methodology for MPSoC based Platforms.” 2013. Doctoral Dissertation, Valenciennes. Accessed January 22, 2020. http://www.theses.fr/2013VALE0006.

MLA Handbook (7th Edition):

Rethinagiri, Santhosh Kumar. “Une approche système pour l'estimation de la consommation de puissance des plateformes MPSoC : System-Level Power Estimation Methodology for MPSoC based Platforms.” 2013. Web. 22 Jan 2020.

Vancouver:

Rethinagiri SK. Une approche système pour l'estimation de la consommation de puissance des plateformes MPSoC : System-Level Power Estimation Methodology for MPSoC based Platforms. [Internet] [Doctoral dissertation]. Valenciennes; 2013. [cited 2020 Jan 22]. Available from: http://www.theses.fr/2013VALE0006.

Council of Science Editors:

Rethinagiri SK. Une approche système pour l'estimation de la consommation de puissance des plateformes MPSoC : System-Level Power Estimation Methodology for MPSoC based Platforms. [Doctoral Dissertation]. Valenciennes; 2013. Available from: http://www.theses.fr/2013VALE0006

4. Viswanathan, Venkatasubramanian. Une architecture évolutive flexible et reconfigurable dynamiquement pour les systèmes embarqués haute performance : A scalable flexible and dynamic reconfigurable architecture for high performance embedded computing.

Degree: Docteur es, Informatique, 2015, Valenciennes

Dans cette thèse, nous proposons une architecture reconfigurable scalable et flexible, avec un réseau de communication parallèle « full-duplex switched » ainsi que le modèle… (more)

Subjects/Keywords: Le calcul parallèle et dynamique; La reconfiguration partielle; Architecture évolutive; Haute performance informatique embarquée; Parallel and dynamic reconfigurable computing; Partial reconfiguration; Scalablearchitecture; High performance embedded computing

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Viswanathan, V. (2015). Une architecture évolutive flexible et reconfigurable dynamiquement pour les systèmes embarqués haute performance : A scalable flexible and dynamic reconfigurable architecture for high performance embedded computing. (Doctoral Dissertation). Valenciennes. Retrieved from http://www.theses.fr/2015VALE0029

Chicago Manual of Style (16th Edition):

Viswanathan, Venkatasubramanian. “Une architecture évolutive flexible et reconfigurable dynamiquement pour les systèmes embarqués haute performance : A scalable flexible and dynamic reconfigurable architecture for high performance embedded computing.” 2015. Doctoral Dissertation, Valenciennes. Accessed January 22, 2020. http://www.theses.fr/2015VALE0029.

MLA Handbook (7th Edition):

Viswanathan, Venkatasubramanian. “Une architecture évolutive flexible et reconfigurable dynamiquement pour les systèmes embarqués haute performance : A scalable flexible and dynamic reconfigurable architecture for high performance embedded computing.” 2015. Web. 22 Jan 2020.

Vancouver:

Viswanathan V. Une architecture évolutive flexible et reconfigurable dynamiquement pour les systèmes embarqués haute performance : A scalable flexible and dynamic reconfigurable architecture for high performance embedded computing. [Internet] [Doctoral dissertation]. Valenciennes; 2015. [cited 2020 Jan 22]. Available from: http://www.theses.fr/2015VALE0029.

Council of Science Editors:

Viswanathan V. Une architecture évolutive flexible et reconfigurable dynamiquement pour les systèmes embarqués haute performance : A scalable flexible and dynamic reconfigurable architecture for high performance embedded computing. [Doctoral Dissertation]. Valenciennes; 2015. Available from: http://www.theses.fr/2015VALE0029

5. Baklouti, Zeineb. Système de planification de chemins aériens en 3D : préparation de missions et replanification en cas d'urgence : System for 3D flight planning : mission preparation and emergency replanning.

Degree: Docteur es, Informatique, 2018, Valenciennes

 L’enjeu de planification de vol à bord d’un hélicoptère en tenant compte des différents paramètres environnementaux constitue un facteur clé dans le secteur aéronautique afin… (more)

Subjects/Keywords: Planification de chemins aériens; Discrétisation de l’espace 3D; Graphe de navigation; Plus court chemin; Replanification de missions; Path planning; 3D space discretization; Navigation graph; Shortest path; Dynamic mission replanification

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Baklouti, Z. (2018). Système de planification de chemins aériens en 3D : préparation de missions et replanification en cas d'urgence : System for 3D flight planning : mission preparation and emergency replanning. (Doctoral Dissertation). Valenciennes. Retrieved from http://www.theses.fr/2018VALE0033

Chicago Manual of Style (16th Edition):

Baklouti, Zeineb. “Système de planification de chemins aériens en 3D : préparation de missions et replanification en cas d'urgence : System for 3D flight planning : mission preparation and emergency replanning.” 2018. Doctoral Dissertation, Valenciennes. Accessed January 22, 2020. http://www.theses.fr/2018VALE0033.

MLA Handbook (7th Edition):

Baklouti, Zeineb. “Système de planification de chemins aériens en 3D : préparation de missions et replanification en cas d'urgence : System for 3D flight planning : mission preparation and emergency replanning.” 2018. Web. 22 Jan 2020.

Vancouver:

Baklouti Z. Système de planification de chemins aériens en 3D : préparation de missions et replanification en cas d'urgence : System for 3D flight planning : mission preparation and emergency replanning. [Internet] [Doctoral dissertation]. Valenciennes; 2018. [cited 2020 Jan 22]. Available from: http://www.theses.fr/2018VALE0033.

Council of Science Editors:

Baklouti Z. Système de planification de chemins aériens en 3D : préparation de missions et replanification en cas d'urgence : System for 3D flight planning : mission preparation and emergency replanning. [Doctoral Dissertation]. Valenciennes; 2018. Available from: http://www.theses.fr/2018VALE0033

6. Nikolajevic, Konstanca. Système décisionnel dynamique et autonome pour le pilotage d'un hélicoptère dans une situation d'urgence : Dynamic autonomous decision-support function for piloting a helicopter in emergency situations.

Degree: Docteur es, Informatique, 2016, Valenciennes

Dans un contexte industriel aéronautique où les problématiques de sécurité constituent un facteur différentiateur clé, l’objectif de cette thèse est de répondre à la problématique… (more)

Subjects/Keywords: Aide à la décision; Méthodes multi-Critères; Promethee; Génération de trajectoires sous contraintes; Robotique aérienne mobile; Evitement de collision; Primitives de mouvement; Fonction avionique; Optimisation; Simulation; Decision aid making; Multi-Criteria methods; Promethee; Trajectory generation under dynamic constraints; Path-Planning; Aerial mobile robotics; Collision avoidance; Motion primitives; Avionics function; Optimization; Simulation

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Nikolajevic, K. (2016). Système décisionnel dynamique et autonome pour le pilotage d'un hélicoptère dans une situation d'urgence : Dynamic autonomous decision-support function for piloting a helicopter in emergency situations. (Doctoral Dissertation). Valenciennes. Retrieved from http://www.theses.fr/2016VALE0008

Chicago Manual of Style (16th Edition):

Nikolajevic, Konstanca. “Système décisionnel dynamique et autonome pour le pilotage d'un hélicoptère dans une situation d'urgence : Dynamic autonomous decision-support function for piloting a helicopter in emergency situations.” 2016. Doctoral Dissertation, Valenciennes. Accessed January 22, 2020. http://www.theses.fr/2016VALE0008.

MLA Handbook (7th Edition):

Nikolajevic, Konstanca. “Système décisionnel dynamique et autonome pour le pilotage d'un hélicoptère dans une situation d'urgence : Dynamic autonomous decision-support function for piloting a helicopter in emergency situations.” 2016. Web. 22 Jan 2020.

Vancouver:

Nikolajevic K. Système décisionnel dynamique et autonome pour le pilotage d'un hélicoptère dans une situation d'urgence : Dynamic autonomous decision-support function for piloting a helicopter in emergency situations. [Internet] [Doctoral dissertation]. Valenciennes; 2016. [cited 2020 Jan 22]. Available from: http://www.theses.fr/2016VALE0008.

Council of Science Editors:

Nikolajevic K. Système décisionnel dynamique et autonome pour le pilotage d'un hélicoptère dans une situation d'urgence : Dynamic autonomous decision-support function for piloting a helicopter in emergency situations. [Doctoral Dissertation]. Valenciennes; 2016. Available from: http://www.theses.fr/2016VALE0008

.