Advanced search options

Advanced Search Options 🞨

Browse by author name (“Author name starts with…”).

Find ETDs with:

in
/  
in
/  
in
/  
in

Written in Published in Earliest date Latest date

Sorted by

Results per page:

Sorted by: relevance · author · university · dateNew search

You searched for +publisher:"Université Lille I – Sciences et Technologies" +contributor:("Dekeyser, Jean-Luc"). Showing records 1 – 15 of 15 total matches.

Search Limiters

Last 2 Years | English Only

No search limiters apply to these results.

▼ Search Limiters

1. Koudri, Ali. Processus de conception conjointe logiciel matériel dirigés par les modèles : Co-design process software-hardware model driven.

Degree: Docteur es, Informatique, 2010, Université Lille I – Sciences et Technologies

L'ingénierie des modèles (IDM) a depuis très largement démontré sa pertinence dans les développements logiciels; restait alors à démontrer son applicabilité dans le développement de… (more)

Subjects/Keywords: Système sur puce programmable; Langage SPEM; 004.21

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Koudri, A. (2010). Processus de conception conjointe logiciel matériel dirigés par les modèles : Co-design process software-hardware model driven. (Doctoral Dissertation). Université Lille I – Sciences et Technologies. Retrieved from http://www.theses.fr/2010LIL10181

Chicago Manual of Style (16th Edition):

Koudri, Ali. “Processus de conception conjointe logiciel matériel dirigés par les modèles : Co-design process software-hardware model driven.” 2010. Doctoral Dissertation, Université Lille I – Sciences et Technologies. Accessed April 02, 2020. http://www.theses.fr/2010LIL10181.

MLA Handbook (7th Edition):

Koudri, Ali. “Processus de conception conjointe logiciel matériel dirigés par les modèles : Co-design process software-hardware model driven.” 2010. Web. 02 Apr 2020.

Vancouver:

Koudri A. Processus de conception conjointe logiciel matériel dirigés par les modèles : Co-design process software-hardware model driven. [Internet] [Doctoral dissertation]. Université Lille I – Sciences et Technologies; 2010. [cited 2020 Apr 02]. Available from: http://www.theses.fr/2010LIL10181.

Council of Science Editors:

Koudri A. Processus de conception conjointe logiciel matériel dirigés par les modèles : Co-design process software-hardware model driven. [Doctoral Dissertation]. Université Lille I – Sciences et Technologies; 2010. Available from: http://www.theses.fr/2010LIL10181

2. Taillard, Julien. Une approche orientée modèle pour la parallélisation d'un code de calcul éléments finis : A model driven approach to parallelize finite element method.

Degree: Docteur es, Informatique, 2009, Université Lille I – Sciences et Technologies

La généralisation des processeurs multi-coeurs rendant la plupart des machines disponibles parallèles, l’utilisation de ce parallélisme est important afin d’obtenir des performances. Les travaux de… (more)

Subjects/Keywords: Transformations de modèle

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Taillard, J. (2009). Une approche orientée modèle pour la parallélisation d'un code de calcul éléments finis : A model driven approach to parallelize finite element method. (Doctoral Dissertation). Université Lille I – Sciences et Technologies. Retrieved from http://www.theses.fr/2009LIL10013

Chicago Manual of Style (16th Edition):

Taillard, Julien. “Une approche orientée modèle pour la parallélisation d'un code de calcul éléments finis : A model driven approach to parallelize finite element method.” 2009. Doctoral Dissertation, Université Lille I – Sciences et Technologies. Accessed April 02, 2020. http://www.theses.fr/2009LIL10013.

MLA Handbook (7th Edition):

Taillard, Julien. “Une approche orientée modèle pour la parallélisation d'un code de calcul éléments finis : A model driven approach to parallelize finite element method.” 2009. Web. 02 Apr 2020.

Vancouver:

Taillard J. Une approche orientée modèle pour la parallélisation d'un code de calcul éléments finis : A model driven approach to parallelize finite element method. [Internet] [Doctoral dissertation]. Université Lille I – Sciences et Technologies; 2009. [cited 2020 Apr 02]. Available from: http://www.theses.fr/2009LIL10013.

Council of Science Editors:

Taillard J. Une approche orientée modèle pour la parallélisation d'un code de calcul éléments finis : A model driven approach to parallelize finite element method. [Doctoral Dissertation]. Université Lille I – Sciences et Technologies; 2009. Available from: http://www.theses.fr/2009LIL10013

3. Krichene, Haná. SCAC : modèle d'exécution faiblement couplé pour les systèmes massivement parallèles sur puce : SCAC : weakly-coupled execution model for massively parallel Systems-on-Chip.

Degree: Docteur es, Informatique, 2015, Université Lille I – Sciences et Technologies

Ce travail propose un modèle d'exécution pour les systèmes massivement parallèles qui vise à assurer le recouvrement des communications par les calculs. Le modèle d'exécution… (more)

Subjects/Keywords: Modèle d'exécution; Recouvrement communication-Calcul; 004.35

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Krichene, H. (2015). SCAC : modèle d'exécution faiblement couplé pour les systèmes massivement parallèles sur puce : SCAC : weakly-coupled execution model for massively parallel Systems-on-Chip. (Doctoral Dissertation). Université Lille I – Sciences et Technologies. Retrieved from http://www.theses.fr/2015LIL10093

Chicago Manual of Style (16th Edition):

Krichene, Haná. “SCAC : modèle d'exécution faiblement couplé pour les systèmes massivement parallèles sur puce : SCAC : weakly-coupled execution model for massively parallel Systems-on-Chip.” 2015. Doctoral Dissertation, Université Lille I – Sciences et Technologies. Accessed April 02, 2020. http://www.theses.fr/2015LIL10093.

MLA Handbook (7th Edition):

Krichene, Haná. “SCAC : modèle d'exécution faiblement couplé pour les systèmes massivement parallèles sur puce : SCAC : weakly-coupled execution model for massively parallel Systems-on-Chip.” 2015. Web. 02 Apr 2020.

Vancouver:

Krichene H. SCAC : modèle d'exécution faiblement couplé pour les systèmes massivement parallèles sur puce : SCAC : weakly-coupled execution model for massively parallel Systems-on-Chip. [Internet] [Doctoral dissertation]. Université Lille I – Sciences et Technologies; 2015. [cited 2020 Apr 02]. Available from: http://www.theses.fr/2015LIL10093.

Council of Science Editors:

Krichene H. SCAC : modèle d'exécution faiblement couplé pour les systèmes massivement parallèles sur puce : SCAC : weakly-coupled execution model for massively parallel Systems-on-Chip. [Doctoral Dissertation]. Université Lille I – Sciences et Technologies; 2015. Available from: http://www.theses.fr/2015LIL10093

4. Quadri, Imran Rafiq. MARTE based model driven design methodology for targeting dynamically reconfigurable FPGA based SoCs : Une méthodologie de conception dirigée par les modèles en MARTE pour cibler les systèmes sur puce basés sur les FPGA dynamiquement reconfigurables.

Degree: Docteur es, Informatique, 2010, Université Lille I – Sciences et Technologies

Les travaux présentés dans cette thèse sont effectuées dans le cadre des Systèmes sur puce (SoC, System on Chip) et la conception de systèmes embarqués… (more)

Subjects/Keywords: Reconfiguration dynamique

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Quadri, I. R. (2010). MARTE based model driven design methodology for targeting dynamically reconfigurable FPGA based SoCs : Une méthodologie de conception dirigée par les modèles en MARTE pour cibler les systèmes sur puce basés sur les FPGA dynamiquement reconfigurables. (Doctoral Dissertation). Université Lille I – Sciences et Technologies. Retrieved from http://www.theses.fr/2010LIL10072

Chicago Manual of Style (16th Edition):

Quadri, Imran Rafiq. “MARTE based model driven design methodology for targeting dynamically reconfigurable FPGA based SoCs : Une méthodologie de conception dirigée par les modèles en MARTE pour cibler les systèmes sur puce basés sur les FPGA dynamiquement reconfigurables.” 2010. Doctoral Dissertation, Université Lille I – Sciences et Technologies. Accessed April 02, 2020. http://www.theses.fr/2010LIL10072.

MLA Handbook (7th Edition):

Quadri, Imran Rafiq. “MARTE based model driven design methodology for targeting dynamically reconfigurable FPGA based SoCs : Une méthodologie de conception dirigée par les modèles en MARTE pour cibler les systèmes sur puce basés sur les FPGA dynamiquement reconfigurables.” 2010. Web. 02 Apr 2020.

Vancouver:

Quadri IR. MARTE based model driven design methodology for targeting dynamically reconfigurable FPGA based SoCs : Une méthodologie de conception dirigée par les modèles en MARTE pour cibler les systèmes sur puce basés sur les FPGA dynamiquement reconfigurables. [Internet] [Doctoral dissertation]. Université Lille I – Sciences et Technologies; 2010. [cited 2020 Apr 02]. Available from: http://www.theses.fr/2010LIL10072.

Council of Science Editors:

Quadri IR. MARTE based model driven design methodology for targeting dynamically reconfigurable FPGA based SoCs : Une méthodologie de conception dirigée par les modèles en MARTE pour cibler les systèmes sur puce basés sur les FPGA dynamiquement reconfigurables. [Doctoral Dissertation]. Université Lille I – Sciences et Technologies; 2010. Available from: http://www.theses.fr/2010LIL10072

5. Ben Atitallah, Rabie. Modèles et simulation des systèmes sur puce multiprocesseurs : estimation des performances et de la consommation d'énergie : Multiprocessor system-on-chip modeling and simulation : performance and energy consumption estimation.

Degree: Docteur es, Informatique, 2008, Université Lille I – Sciences et Technologies

La simulation des systèmes embarqués multiprocesseurs (MPSoC), dés les premières phases de conception, joue un rôle primordial puisqu'elle permet de réduire le temps d'arrivée sur… (more)

Subjects/Keywords: Systèmes sur puce multiprocesseurs; Estimation de la consommation d'énergie; SystemC

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Ben Atitallah, R. (2008). Modèles et simulation des systèmes sur puce multiprocesseurs : estimation des performances et de la consommation d'énergie : Multiprocessor system-on-chip modeling and simulation : performance and energy consumption estimation. (Doctoral Dissertation). Université Lille I – Sciences et Technologies. Retrieved from http://www.theses.fr/2008LIL10019

Chicago Manual of Style (16th Edition):

Ben Atitallah, Rabie. “Modèles et simulation des systèmes sur puce multiprocesseurs : estimation des performances et de la consommation d'énergie : Multiprocessor system-on-chip modeling and simulation : performance and energy consumption estimation.” 2008. Doctoral Dissertation, Université Lille I – Sciences et Technologies. Accessed April 02, 2020. http://www.theses.fr/2008LIL10019.

MLA Handbook (7th Edition):

Ben Atitallah, Rabie. “Modèles et simulation des systèmes sur puce multiprocesseurs : estimation des performances et de la consommation d'énergie : Multiprocessor system-on-chip modeling and simulation : performance and energy consumption estimation.” 2008. Web. 02 Apr 2020.

Vancouver:

Ben Atitallah R. Modèles et simulation des systèmes sur puce multiprocesseurs : estimation des performances et de la consommation d'énergie : Multiprocessor system-on-chip modeling and simulation : performance and energy consumption estimation. [Internet] [Doctoral dissertation]. Université Lille I – Sciences et Technologies; 2008. [cited 2020 Apr 02]. Available from: http://www.theses.fr/2008LIL10019.

Council of Science Editors:

Ben Atitallah R. Modèles et simulation des systèmes sur puce multiprocesseurs : estimation des performances et de la consommation d'énergie : Multiprocessor system-on-chip modeling and simulation : performance and energy consumption estimation. [Doctoral Dissertation]. Université Lille I – Sciences et Technologies; 2008. Available from: http://www.theses.fr/2008LIL10019

6. Oliveira Rodrigues, Antonio Wendell de. A methodology to develop high performance applications on GPGPU architectures : application to simulation of electrical machines : Une méthodologie pour le développement d’applications hautes performances sur des architectures GPGPU : application à la simulation des machines électriques.

Degree: Docteur es, Informatique, 2012, Université Lille I – Sciences et Technologies

Les phénomènes physiques complexes peuvent être simulés numériquement par des techniques mathématiques. Ces simulations peuvent mener ainsi à la résolution de très grands systèmes. La… (more)

Subjects/Keywords: MARTE (langage de spécification); Génération automatique de code; 004.21

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Oliveira Rodrigues, A. W. d. (2012). A methodology to develop high performance applications on GPGPU architectures : application to simulation of electrical machines : Une méthodologie pour le développement d’applications hautes performances sur des architectures GPGPU : application à la simulation des machines électriques. (Doctoral Dissertation). Université Lille I – Sciences et Technologies. Retrieved from http://www.theses.fr/2012LIL10029

Chicago Manual of Style (16th Edition):

Oliveira Rodrigues, Antonio Wendell de. “A methodology to develop high performance applications on GPGPU architectures : application to simulation of electrical machines : Une méthodologie pour le développement d’applications hautes performances sur des architectures GPGPU : application à la simulation des machines électriques.” 2012. Doctoral Dissertation, Université Lille I – Sciences et Technologies. Accessed April 02, 2020. http://www.theses.fr/2012LIL10029.

MLA Handbook (7th Edition):

Oliveira Rodrigues, Antonio Wendell de. “A methodology to develop high performance applications on GPGPU architectures : application to simulation of electrical machines : Une méthodologie pour le développement d’applications hautes performances sur des architectures GPGPU : application à la simulation des machines électriques.” 2012. Web. 02 Apr 2020.

Vancouver:

Oliveira Rodrigues AWd. A methodology to develop high performance applications on GPGPU architectures : application to simulation of electrical machines : Une méthodologie pour le développement d’applications hautes performances sur des architectures GPGPU : application à la simulation des machines électriques. [Internet] [Doctoral dissertation]. Université Lille I – Sciences et Technologies; 2012. [cited 2020 Apr 02]. Available from: http://www.theses.fr/2012LIL10029.

Council of Science Editors:

Oliveira Rodrigues AWd. A methodology to develop high performance applications on GPGPU architectures : application to simulation of electrical machines : Une méthodologie pour le développement d’applications hautes performances sur des architectures GPGPU : application à la simulation des machines électriques. [Doctoral Dissertation]. Université Lille I – Sciences et Technologies; 2012. Available from: http://www.theses.fr/2012LIL10029

7. Cherif, Sana. Approche basée sur les modèles pour la conception des systèmes dynamiquement reconfigurables : de MARTE vers RecoMARTE : A model driven based approach for the design of dynamically reconfigurable systems : from MARTE to RECOMARTE.

Degree: Docteur es, Informatique, 2013, Université Lille I – Sciences et Technologies

Dans cette thèse, nous proposons une méthodologie de co-conception des systèmes dynamiquement reconfigurables basés sur FPGA. Notre méthodologie s’appuie sur l’Ingénierie Dirigée par les Modèles… (more)

Subjects/Keywords: Uml marte; Reconfiguration dynamique partielle; Flot de conception; Modélisation haut niveau; 004.21

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Cherif, S. (2013). Approche basée sur les modèles pour la conception des systèmes dynamiquement reconfigurables : de MARTE vers RecoMARTE : A model driven based approach for the design of dynamically reconfigurable systems : from MARTE to RECOMARTE. (Doctoral Dissertation). Université Lille I – Sciences et Technologies. Retrieved from http://www.theses.fr/2013LIL10126

Chicago Manual of Style (16th Edition):

Cherif, Sana. “Approche basée sur les modèles pour la conception des systèmes dynamiquement reconfigurables : de MARTE vers RecoMARTE : A model driven based approach for the design of dynamically reconfigurable systems : from MARTE to RECOMARTE.” 2013. Doctoral Dissertation, Université Lille I – Sciences et Technologies. Accessed April 02, 2020. http://www.theses.fr/2013LIL10126.

MLA Handbook (7th Edition):

Cherif, Sana. “Approche basée sur les modèles pour la conception des systèmes dynamiquement reconfigurables : de MARTE vers RecoMARTE : A model driven based approach for the design of dynamically reconfigurable systems : from MARTE to RECOMARTE.” 2013. Web. 02 Apr 2020.

Vancouver:

Cherif S. Approche basée sur les modèles pour la conception des systèmes dynamiquement reconfigurables : de MARTE vers RecoMARTE : A model driven based approach for the design of dynamically reconfigurable systems : from MARTE to RECOMARTE. [Internet] [Doctoral dissertation]. Université Lille I – Sciences et Technologies; 2013. [cited 2020 Apr 02]. Available from: http://www.theses.fr/2013LIL10126.

Council of Science Editors:

Cherif S. Approche basée sur les modèles pour la conception des systèmes dynamiquement reconfigurables : de MARTE vers RecoMARTE : A model driven based approach for the design of dynamically reconfigurable systems : from MARTE to RECOMARTE. [Doctoral Dissertation]. Université Lille I – Sciences et Technologies; 2013. Available from: http://www.theses.fr/2013LIL10126

8. Aranega, Vincent. Traçabilité pour la mise au point de modèles et la correction de transformations : Traceability to adjust models and correct transformations.

Degree: Docteur es, Informatique, 2011, Université Lille I – Sciences et Technologies

L'accroissement de la complexité des systèmes, des architectures matérielles et de la façon de les programmer a donné lieu à l'utilisation de nouveaux paradigmes pour… (more)

Subjects/Keywords: Transformations de modèles; 005.1

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Aranega, V. (2011). Traçabilité pour la mise au point de modèles et la correction de transformations : Traceability to adjust models and correct transformations. (Doctoral Dissertation). Université Lille I – Sciences et Technologies. Retrieved from http://www.theses.fr/2011LIL10078

Chicago Manual of Style (16th Edition):

Aranega, Vincent. “Traçabilité pour la mise au point de modèles et la correction de transformations : Traceability to adjust models and correct transformations.” 2011. Doctoral Dissertation, Université Lille I – Sciences et Technologies. Accessed April 02, 2020. http://www.theses.fr/2011LIL10078.

MLA Handbook (7th Edition):

Aranega, Vincent. “Traçabilité pour la mise au point de modèles et la correction de transformations : Traceability to adjust models and correct transformations.” 2011. Web. 02 Apr 2020.

Vancouver:

Aranega V. Traçabilité pour la mise au point de modèles et la correction de transformations : Traceability to adjust models and correct transformations. [Internet] [Doctoral dissertation]. Université Lille I – Sciences et Technologies; 2011. [cited 2020 Apr 02]. Available from: http://www.theses.fr/2011LIL10078.

Council of Science Editors:

Aranega V. Traçabilité pour la mise au point de modèles et la correction de transformations : Traceability to adjust models and correct transformations. [Doctoral Dissertation]. Université Lille I – Sciences et Technologies; 2011. Available from: http://www.theses.fr/2011LIL10078

9. Abdallah, Adolf. Conception de SoC à base d’horloges abstraites : vers l’exploration d’architectures en MARTE : Clock based SoC design, towards a design space exploration in MARTE.

Degree: Docteur es, Informatique, 2011, Université Lille I – Sciences et Technologies

Les applications embarquées hautes performances sont de plus en plus complexes et exigeantes en termes de ressources de calcul. L’augmentation des performances des puces monoprocesseur… (more)

Subjects/Keywords: Horloges logiques

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Abdallah, A. (2011). Conception de SoC à base d’horloges abstraites : vers l’exploration d’architectures en MARTE : Clock based SoC design, towards a design space exploration in MARTE. (Doctoral Dissertation). Université Lille I – Sciences et Technologies. Retrieved from http://www.theses.fr/2011LIL10005

Chicago Manual of Style (16th Edition):

Abdallah, Adolf. “Conception de SoC à base d’horloges abstraites : vers l’exploration d’architectures en MARTE : Clock based SoC design, towards a design space exploration in MARTE.” 2011. Doctoral Dissertation, Université Lille I – Sciences et Technologies. Accessed April 02, 2020. http://www.theses.fr/2011LIL10005.

MLA Handbook (7th Edition):

Abdallah, Adolf. “Conception de SoC à base d’horloges abstraites : vers l’exploration d’architectures en MARTE : Clock based SoC design, towards a design space exploration in MARTE.” 2011. Web. 02 Apr 2020.

Vancouver:

Abdallah A. Conception de SoC à base d’horloges abstraites : vers l’exploration d’architectures en MARTE : Clock based SoC design, towards a design space exploration in MARTE. [Internet] [Doctoral dissertation]. Université Lille I – Sciences et Technologies; 2011. [cited 2020 Apr 02]. Available from: http://www.theses.fr/2011LIL10005.

Council of Science Editors:

Abdallah A. Conception de SoC à base d’horloges abstraites : vers l’exploration d’architectures en MARTE : Clock based SoC design, towards a design space exploration in MARTE. [Doctoral Dissertation]. Université Lille I – Sciences et Technologies; 2011. Available from: http://www.theses.fr/2011LIL10005

10. Chouchene, Wissem. Vers une reconfiguration dynamique partielle parallèle par prise en compte de la régularité des architectures FPGA-Xilinx : Towards a parallel partial dynamic reconfiguration by taking into account the regularity of FPGA-Xilinx architectures.

Degree: Docteur es, Informatique, 2017, Université Lille I – Sciences et Technologies

Ce travail propose deux flots de conception complémentaires permettant le broadcast d’un bitstream partiel vers un ensemble de Régions Partiellement Reconfigurables (RPRs) identiques. Ces deux… (more)

Subjects/Keywords: Floorplanning; Reconfiguration dynamique partielle parallèle; Relocalisation de flux binaire; Diffusion de flux binaire; 005.428

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Chouchene, W. (2017). Vers une reconfiguration dynamique partielle parallèle par prise en compte de la régularité des architectures FPGA-Xilinx : Towards a parallel partial dynamic reconfiguration by taking into account the regularity of FPGA-Xilinx architectures. (Doctoral Dissertation). Université Lille I – Sciences et Technologies. Retrieved from http://www.theses.fr/2017LIL10135

Chicago Manual of Style (16th Edition):

Chouchene, Wissem. “Vers une reconfiguration dynamique partielle parallèle par prise en compte de la régularité des architectures FPGA-Xilinx : Towards a parallel partial dynamic reconfiguration by taking into account the regularity of FPGA-Xilinx architectures.” 2017. Doctoral Dissertation, Université Lille I – Sciences et Technologies. Accessed April 02, 2020. http://www.theses.fr/2017LIL10135.

MLA Handbook (7th Edition):

Chouchene, Wissem. “Vers une reconfiguration dynamique partielle parallèle par prise en compte de la régularité des architectures FPGA-Xilinx : Towards a parallel partial dynamic reconfiguration by taking into account the regularity of FPGA-Xilinx architectures.” 2017. Web. 02 Apr 2020.

Vancouver:

Chouchene W. Vers une reconfiguration dynamique partielle parallèle par prise en compte de la régularité des architectures FPGA-Xilinx : Towards a parallel partial dynamic reconfiguration by taking into account the regularity of FPGA-Xilinx architectures. [Internet] [Doctoral dissertation]. Université Lille I – Sciences et Technologies; 2017. [cited 2020 Apr 02]. Available from: http://www.theses.fr/2017LIL10135.

Council of Science Editors:

Chouchene W. Vers une reconfiguration dynamique partielle parallèle par prise en compte de la régularité des architectures FPGA-Xilinx : Towards a parallel partial dynamic reconfiguration by taking into account the regularity of FPGA-Xilinx architectures. [Doctoral Dissertation]. Université Lille I – Sciences et Technologies; 2017. Available from: http://www.theses.fr/2017LIL10135

11. Baklouti Kammoun, Mouna. Méthode de conception rapide d’architecture massivement parallèle sur puce : de la modélisation à l’expérimentation sur FPGA : A rapid design method of a massively parallel System on Chip : from modeling to FPGA implementation.

Degree: Docteur es, Informatique, 2010, Université Lille I – Sciences et Technologies

Les travaux présentés dans cette thèse s’inscrivent dans le cadre des recherches menés sur la conception et implémentation des systèmes sur puce à hautes performances… (more)

Subjects/Keywords: Traitement de données intensif

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Baklouti Kammoun, M. (2010). Méthode de conception rapide d’architecture massivement parallèle sur puce : de la modélisation à l’expérimentation sur FPGA : A rapid design method of a massively parallel System on Chip : from modeling to FPGA implementation. (Doctoral Dissertation). Université Lille I – Sciences et Technologies. Retrieved from http://www.theses.fr/2010LIL10101

Chicago Manual of Style (16th Edition):

Baklouti Kammoun, Mouna. “Méthode de conception rapide d’architecture massivement parallèle sur puce : de la modélisation à l’expérimentation sur FPGA : A rapid design method of a massively parallel System on Chip : from modeling to FPGA implementation.” 2010. Doctoral Dissertation, Université Lille I – Sciences et Technologies. Accessed April 02, 2020. http://www.theses.fr/2010LIL10101.

MLA Handbook (7th Edition):

Baklouti Kammoun, Mouna. “Méthode de conception rapide d’architecture massivement parallèle sur puce : de la modélisation à l’expérimentation sur FPGA : A rapid design method of a massively parallel System on Chip : from modeling to FPGA implementation.” 2010. Web. 02 Apr 2020.

Vancouver:

Baklouti Kammoun M. Méthode de conception rapide d’architecture massivement parallèle sur puce : de la modélisation à l’expérimentation sur FPGA : A rapid design method of a massively parallel System on Chip : from modeling to FPGA implementation. [Internet] [Doctoral dissertation]. Université Lille I – Sciences et Technologies; 2010. [cited 2020 Apr 02]. Available from: http://www.theses.fr/2010LIL10101.

Council of Science Editors:

Baklouti Kammoun M. Méthode de conception rapide d’architecture massivement parallèle sur puce : de la modélisation à l’expérimentation sur FPGA : A rapid design method of a massively parallel System on Chip : from modeling to FPGA implementation. [Doctoral Dissertation]. Université Lille I – Sciences et Technologies; 2010. Available from: http://www.theses.fr/2010LIL10101

12. Afonso, George. Vers une nouvelle génération de systèmes de test et de simulation avionique dynamiquement reconfigurables : Toward a new generation of dynamically reconfigurable avionic test and simulation systems.

Degree: Docteur es, Informatique, 2013, Université Lille I – Sciences et Technologies

L'objectif de cette thèse était l’apport de nouvelles solutions dans le domaine des systèmes de test et de simulation avioniques et ce, à plusieurs niveaux.… (more)

Subjects/Keywords: Architecture hétérogène; 004.21

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Afonso, G. (2013). Vers une nouvelle génération de systèmes de test et de simulation avionique dynamiquement reconfigurables : Toward a new generation of dynamically reconfigurable avionic test and simulation systems. (Doctoral Dissertation). Université Lille I – Sciences et Technologies. Retrieved from http://www.theses.fr/2013LIL10001

Chicago Manual of Style (16th Edition):

Afonso, George. “Vers une nouvelle génération de systèmes de test et de simulation avionique dynamiquement reconfigurables : Toward a new generation of dynamically reconfigurable avionic test and simulation systems.” 2013. Doctoral Dissertation, Université Lille I – Sciences et Technologies. Accessed April 02, 2020. http://www.theses.fr/2013LIL10001.

MLA Handbook (7th Edition):

Afonso, George. “Vers une nouvelle génération de systèmes de test et de simulation avionique dynamiquement reconfigurables : Toward a new generation of dynamically reconfigurable avionic test and simulation systems.” 2013. Web. 02 Apr 2020.

Vancouver:

Afonso G. Vers une nouvelle génération de systèmes de test et de simulation avionique dynamiquement reconfigurables : Toward a new generation of dynamically reconfigurable avionic test and simulation systems. [Internet] [Doctoral dissertation]. Université Lille I – Sciences et Technologies; 2013. [cited 2020 Apr 02]. Available from: http://www.theses.fr/2013LIL10001.

Council of Science Editors:

Afonso G. Vers une nouvelle génération de systèmes de test et de simulation avionique dynamiquement reconfigurables : Toward a new generation of dynamically reconfigurable avionic test and simulation systems. [Doctoral Dissertation]. Université Lille I – Sciences et Technologies; 2013. Available from: http://www.theses.fr/2013LIL10001

13. Elhajji, Majdi. Co-Design de l’application H264 et implantation sur un NoC-GALS : Co-design of the H264 application and implantation on a GALS-NoC.

Degree: Docteur es, Informatique, 2012, Université Lille I – Sciences et Technologies

L'étude des réseaux sur puces (NoC) est un domaine de recherche qui traite principalement la communication globale dans les systèmes sur puce (SoC). La topologie… (more)

Subjects/Keywords: Réseaux sur puce; Codage vidéo H.264; 004.21

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Elhajji, M. (2012). Co-Design de l’application H264 et implantation sur un NoC-GALS : Co-design of the H264 application and implantation on a GALS-NoC. (Doctoral Dissertation). Université Lille I – Sciences et Technologies. Retrieved from http://www.theses.fr/2012LIL10009

Chicago Manual of Style (16th Edition):

Elhajji, Majdi. “Co-Design de l’application H264 et implantation sur un NoC-GALS : Co-design of the H264 application and implantation on a GALS-NoC.” 2012. Doctoral Dissertation, Université Lille I – Sciences et Technologies. Accessed April 02, 2020. http://www.theses.fr/2012LIL10009.

MLA Handbook (7th Edition):

Elhajji, Majdi. “Co-Design de l’application H264 et implantation sur un NoC-GALS : Co-design of the H264 application and implantation on a GALS-NoC.” 2012. Web. 02 Apr 2020.

Vancouver:

Elhajji M. Co-Design de l’application H264 et implantation sur un NoC-GALS : Co-design of the H264 application and implantation on a GALS-NoC. [Internet] [Doctoral dissertation]. Université Lille I – Sciences et Technologies; 2012. [cited 2020 Apr 02]. Available from: http://www.theses.fr/2012LIL10009.

Council of Science Editors:

Elhajji M. Co-Design de l’application H264 et implantation sur un NoC-GALS : Co-design of the H264 application and implantation on a GALS-NoC. [Doctoral Dissertation]. Université Lille I – Sciences et Technologies; 2012. Available from: http://www.theses.fr/2012LIL10009

14. Yu, Huafeng. Un modèle réactif basé sur MARTE dédié au calcul intensif à parallélisme de données : transformation vers le modèle synchrone : A MARTE based reactive model for data paralllel intensive processing : transformation toward the synchronous model.

Degree: Docteur es, Informatique, 2008, Université Lille I – Sciences et Technologies

 Le contexte de ce travail est l'assistance à la conception de systèmes embarqués, et particulièrement de Systems on Chip (SoC). Les domaines d'application concernés sont… (more)

Subjects/Keywords: Parallélisme de données; Langages synchrones

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Yu, H. (2008). Un modèle réactif basé sur MARTE dédié au calcul intensif à parallélisme de données : transformation vers le modèle synchrone : A MARTE based reactive model for data paralllel intensive processing : transformation toward the synchronous model. (Doctoral Dissertation). Université Lille I – Sciences et Technologies. Retrieved from http://www.theses.fr/2008LIL10151

Chicago Manual of Style (16th Edition):

Yu, Huafeng. “Un modèle réactif basé sur MARTE dédié au calcul intensif à parallélisme de données : transformation vers le modèle synchrone : A MARTE based reactive model for data paralllel intensive processing : transformation toward the synchronous model.” 2008. Doctoral Dissertation, Université Lille I – Sciences et Technologies. Accessed April 02, 2020. http://www.theses.fr/2008LIL10151.

MLA Handbook (7th Edition):

Yu, Huafeng. “Un modèle réactif basé sur MARTE dédié au calcul intensif à parallélisme de données : transformation vers le modèle synchrone : A MARTE based reactive model for data paralllel intensive processing : transformation toward the synchronous model.” 2008. Web. 02 Apr 2020.

Vancouver:

Yu H. Un modèle réactif basé sur MARTE dédié au calcul intensif à parallélisme de données : transformation vers le modèle synchrone : A MARTE based reactive model for data paralllel intensive processing : transformation toward the synchronous model. [Internet] [Doctoral dissertation]. Université Lille I – Sciences et Technologies; 2008. [cited 2020 Apr 02]. Available from: http://www.theses.fr/2008LIL10151.

Council of Science Editors:

Yu H. Un modèle réactif basé sur MARTE dédié au calcul intensif à parallélisme de données : transformation vers le modèle synchrone : A MARTE based reactive model for data paralllel intensive processing : transformation toward the synchronous model. [Doctoral Dissertation]. Université Lille I – Sciences et Technologies; 2008. Available from: http://www.theses.fr/2008LIL10151

15. Taha, Safouan. Modélisation conjointe logiciel/matériel de systèmes temps réel : Hardware/software co-modeling of real-time systems.

Degree: Docteur es, Informatique, 2008, Université Lille I – Sciences et Technologies

Ce travail de thèse porte précisément sur la prise en charge du matériel embarqué dans la modélisation de l'application temps-réel. Afin d'améliorer le développement du… (more)

Subjects/Keywords: Co-modélisation logiciel/matériel

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Taha, S. (2008). Modélisation conjointe logiciel/matériel de systèmes temps réel : Hardware/software co-modeling of real-time systems. (Doctoral Dissertation). Université Lille I – Sciences et Technologies. Retrieved from http://www.theses.fr/2008LIL10016

Chicago Manual of Style (16th Edition):

Taha, Safouan. “Modélisation conjointe logiciel/matériel de systèmes temps réel : Hardware/software co-modeling of real-time systems.” 2008. Doctoral Dissertation, Université Lille I – Sciences et Technologies. Accessed April 02, 2020. http://www.theses.fr/2008LIL10016.

MLA Handbook (7th Edition):

Taha, Safouan. “Modélisation conjointe logiciel/matériel de systèmes temps réel : Hardware/software co-modeling of real-time systems.” 2008. Web. 02 Apr 2020.

Vancouver:

Taha S. Modélisation conjointe logiciel/matériel de systèmes temps réel : Hardware/software co-modeling of real-time systems. [Internet] [Doctoral dissertation]. Université Lille I – Sciences et Technologies; 2008. [cited 2020 Apr 02]. Available from: http://www.theses.fr/2008LIL10016.

Council of Science Editors:

Taha S. Modélisation conjointe logiciel/matériel de systèmes temps réel : Hardware/software co-modeling of real-time systems. [Doctoral Dissertation]. Université Lille I – Sciences et Technologies; 2008. Available from: http://www.theses.fr/2008LIL10016

.