Advanced search options

Advanced Search Options 🞨

Browse by author name (“Author name starts with…”).

Find ETDs with:

in
/  
in
/  
in
/  
in

Written in Published in Earliest date Latest date

Sorted by

Results per page:

Sorted by: relevance · author · university · dateNew search

You searched for +publisher:"Universidade Federal de Minas Gerais" +contributor:("Luiz Fernando Etrusco Moreira"). Showing records 1 – 5 of 5 total matches.

Search Limiters

Last 2 Years | English Only

No search limiters apply to these results.

▼ Search Limiters

1. Glauber Tadeu de Sousa Carmo. DSCam: uma plataforma hardware-software para operações de visão computacional.

Degree: 2009, Universidade Federal de Minas Gerais; UFMG

Exportado OPUS

Made available in DSpace on 2019-08-11T04:46:11Z (GMT). No. of bitstreams: 1 glauber_tadeu_de_sousa_carmo.pdf: 1876512 bytes, checksum: e3f22e3f2469c9f8845b04d242966d6b (MD5) Previous issue date: 26

O desenvolvimento… (more)

Subjects/Keywords: Visão Computacional; Smart-cameras; Arquitetura; Visão por computador; Computação; Hardware

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Carmo, G. T. d. S. (2009). DSCam: uma plataforma hardware-software para operações de visão computacional. (Masters Thesis). Universidade Federal de Minas Gerais; UFMG. Retrieved from http://hdl.handle.net/1843/SLSS-7WMFCZ

Chicago Manual of Style (16th Edition):

Carmo, Glauber Tadeu de Sousa. “DSCam: uma plataforma hardware-software para operações de visão computacional.” 2009. Masters Thesis, Universidade Federal de Minas Gerais; UFMG. Accessed April 18, 2021. http://hdl.handle.net/1843/SLSS-7WMFCZ.

MLA Handbook (7th Edition):

Carmo, Glauber Tadeu de Sousa. “DSCam: uma plataforma hardware-software para operações de visão computacional.” 2009. Web. 18 Apr 2021.

Vancouver:

Carmo GTdS. DSCam: uma plataforma hardware-software para operações de visão computacional. [Internet] [Masters thesis]. Universidade Federal de Minas Gerais; UFMG; 2009. [cited 2021 Apr 18]. Available from: http://hdl.handle.net/1843/SLSS-7WMFCZ.

Council of Science Editors:

Carmo GTdS. DSCam: uma plataforma hardware-software para operações de visão computacional. [Masters Thesis]. Universidade Federal de Minas Gerais; UFMG; 2009. Available from: http://hdl.handle.net/1843/SLSS-7WMFCZ

2. Jose Augusto Miranda Nacif. Processador de asserções para depuração de circuitos integrados em tempo de execução.

Degree: 2004, Universidade Federal de Minas Gerais; UFMG

Exportado OPUS

Made available in DSpace on 2019-08-10T11:39:14Z (GMT). No. of bitstreams: 1 dissertacao_joseaugustomirandanacif.pdf: 2232284 bytes, checksum: 09068fbe5dce7517a8e5bfc936a59de5 (MD5) Previous issue date: 7

Verificação caixa-branca… (more)

Subjects/Keywords: Ciência da Computação; Circuitos integrados Integração em escala muito ampla; Computação; Programas de computador Verificação

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Nacif, J. A. M. (2004). Processador de asserções para depuração de circuitos integrados em tempo de execução. (Masters Thesis). Universidade Federal de Minas Gerais; UFMG. Retrieved from http://hdl.handle.net/1843/BUBD-9K9MDQ

Chicago Manual of Style (16th Edition):

Nacif, Jose Augusto Miranda. “Processador de asserções para depuração de circuitos integrados em tempo de execução.” 2004. Masters Thesis, Universidade Federal de Minas Gerais; UFMG. Accessed April 18, 2021. http://hdl.handle.net/1843/BUBD-9K9MDQ.

MLA Handbook (7th Edition):

Nacif, Jose Augusto Miranda. “Processador de asserções para depuração de circuitos integrados em tempo de execução.” 2004. Web. 18 Apr 2021.

Vancouver:

Nacif JAM. Processador de asserções para depuração de circuitos integrados em tempo de execução. [Internet] [Masters thesis]. Universidade Federal de Minas Gerais; UFMG; 2004. [cited 2021 Apr 18]. Available from: http://hdl.handle.net/1843/BUBD-9K9MDQ.

Council of Science Editors:

Nacif JAM. Processador de asserções para depuração de circuitos integrados em tempo de execução. [Masters Thesis]. Universidade Federal de Minas Gerais; UFMG; 2004. Available from: http://hdl.handle.net/1843/BUBD-9K9MDQ

3. Dalton Cozac Tanos Jorge. Tecnologia de medição não invasiva do encolhimento e homogeneidade de cores em processos têxteis.

Degree: 2007, Universidade Federal de Minas Gerais; UFMG

Exportado OPUS

Made available in DSpace on 2019-08-12T02:43:25Z (GMT). No. of bitstreams: 1 disserta__o_dalton_cozac.pdf: 8878344 bytes, checksum: a02d5c000e5f37e81d2219f0b5f58b3c (MD5) Previous issue date: 9

Este trabalho… (more)

Subjects/Keywords: Transformada rápida de Fourier; Sanforização; Controle de qualidade; Tingimento de tecido; Imagem digital; Controle de qualidade; Engenharia mecânica

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Jorge, D. C. T. (2007). Tecnologia de medição não invasiva do encolhimento e homogeneidade de cores em processos têxteis. (Masters Thesis). Universidade Federal de Minas Gerais; UFMG. Retrieved from http://hdl.handle.net/1843/RMAE-7AUFS3

Chicago Manual of Style (16th Edition):

Jorge, Dalton Cozac Tanos. “Tecnologia de medição não invasiva do encolhimento e homogeneidade de cores em processos têxteis.” 2007. Masters Thesis, Universidade Federal de Minas Gerais; UFMG. Accessed April 18, 2021. http://hdl.handle.net/1843/RMAE-7AUFS3.

MLA Handbook (7th Edition):

Jorge, Dalton Cozac Tanos. “Tecnologia de medição não invasiva do encolhimento e homogeneidade de cores em processos têxteis.” 2007. Web. 18 Apr 2021.

Vancouver:

Jorge DCT. Tecnologia de medição não invasiva do encolhimento e homogeneidade de cores em processos têxteis. [Internet] [Masters thesis]. Universidade Federal de Minas Gerais; UFMG; 2007. [cited 2021 Apr 18]. Available from: http://hdl.handle.net/1843/RMAE-7AUFS3.

Council of Science Editors:

Jorge DCT. Tecnologia de medição não invasiva do encolhimento e homogeneidade de cores em processos têxteis. [Masters Thesis]. Universidade Federal de Minas Gerais; UFMG; 2007. Available from: http://hdl.handle.net/1843/RMAE-7AUFS3

4. Antonio Celso Caldeira Junior. Uma arquitetura para o desenvolvimento de aplicações de visão computacional e processamento digital de imagens em sistemas embutidos.

Degree: 2009, Universidade Federal de Minas Gerais; UFMG

Exportado OPUS

Made available in DSpace on 2019-08-11T11:25:21Z (GMT). No. of bitstreams: 1 antoniocelsocaldeira.pdf: 1984255 bytes, checksum: 93f128ec5a7c128232e69add8cb4bc1c (MD5) Previous issue date: 31

Este trabalho… (more)

Subjects/Keywords: Visão Computacional; Smart-cameras; Computação; Arquitetura de computador; Processamento de imagem Técnicas digitais

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Junior, A. C. C. (2009). Uma arquitetura para o desenvolvimento de aplicações de visão computacional e processamento digital de imagens em sistemas embutidos. (Masters Thesis). Universidade Federal de Minas Gerais; UFMG. Retrieved from http://hdl.handle.net/1843/SLSS-7WJMWQ

Chicago Manual of Style (16th Edition):

Junior, Antonio Celso Caldeira. “Uma arquitetura para o desenvolvimento de aplicações de visão computacional e processamento digital de imagens em sistemas embutidos.” 2009. Masters Thesis, Universidade Federal de Minas Gerais; UFMG. Accessed April 18, 2021. http://hdl.handle.net/1843/SLSS-7WJMWQ.

MLA Handbook (7th Edition):

Junior, Antonio Celso Caldeira. “Uma arquitetura para o desenvolvimento de aplicações de visão computacional e processamento digital de imagens em sistemas embutidos.” 2009. Web. 18 Apr 2021.

Vancouver:

Junior ACC. Uma arquitetura para o desenvolvimento de aplicações de visão computacional e processamento digital de imagens em sistemas embutidos. [Internet] [Masters thesis]. Universidade Federal de Minas Gerais; UFMG; 2009. [cited 2021 Apr 18]. Available from: http://hdl.handle.net/1843/SLSS-7WJMWQ.

Council of Science Editors:

Junior ACC. Uma arquitetura para o desenvolvimento de aplicações de visão computacional e processamento digital de imagens em sistemas embutidos. [Masters Thesis]. Universidade Federal de Minas Gerais; UFMG; 2009. Available from: http://hdl.handle.net/1843/SLSS-7WJMWQ

5. Fabricio Vivas Andrade. Uma arquitetura para verificação de blocos de computação gráfica em hardware.

Degree: 2005, Universidade Federal de Minas Gerais; UFMG

Exportado OPUS

Made available in DSpace on 2019-08-12T00:55:05Z (GMT). No. of bitstreams: 1 fabriciovivasandrade_divulg.pdf: 506478 bytes, checksum: d62de417e4afffd236ddfc4ebda30e9e (MD5) Previous issue date: 12

O presente… (more)

Subjects/Keywords: Blocos; Computação Gráfica; Arquitetura; Arquitetura de computadores; Computação

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Andrade, F. V. (2005). Uma arquitetura para verificação de blocos de computação gráfica em hardware. (Masters Thesis). Universidade Federal de Minas Gerais; UFMG. Retrieved from http://hdl.handle.net/1843/SLBS-6GUPEC

Chicago Manual of Style (16th Edition):

Andrade, Fabricio Vivas. “Uma arquitetura para verificação de blocos de computação gráfica em hardware.” 2005. Masters Thesis, Universidade Federal de Minas Gerais; UFMG. Accessed April 18, 2021. http://hdl.handle.net/1843/SLBS-6GUPEC.

MLA Handbook (7th Edition):

Andrade, Fabricio Vivas. “Uma arquitetura para verificação de blocos de computação gráfica em hardware.” 2005. Web. 18 Apr 2021.

Vancouver:

Andrade FV. Uma arquitetura para verificação de blocos de computação gráfica em hardware. [Internet] [Masters thesis]. Universidade Federal de Minas Gerais; UFMG; 2005. [cited 2021 Apr 18]. Available from: http://hdl.handle.net/1843/SLBS-6GUPEC.

Council of Science Editors:

Andrade FV. Uma arquitetura para verificação de blocos de computação gráfica em hardware. [Masters Thesis]. Universidade Federal de Minas Gerais; UFMG; 2005. Available from: http://hdl.handle.net/1843/SLBS-6GUPEC

.