Advanced search options

Advanced Search Options 🞨

Browse by author name (“Author name starts with…”).

Find ETDs with:

in
/  
in
/  
in
/  
in

Written in Published in Earliest date Latest date

Sorted by

Results per page:

Sorted by: relevance · author · university · dateNew search

You searched for +publisher:"Brno University of Technology" +contributor:("Bohrn, Marek"). Showing records 1 – 29 of 29 total matches.

Search Limiters

Last 2 Years | English Only

▼ Search Limiters


Brno University of Technology

1. Beneš, Vladimír. Bezdrátová senzorová síť .

Degree: 2013, Brno University of Technology

 Bakalářská práce se zabývá návrhem a realizací sítě bezdrátových senzorů teploty splňující požadavky na sítě typu multi-hop. To znamená, že pokud nebude pro čidlo řídící… (more)

Subjects/Keywords: Senzorová síť; ISM; RF; MCU; MESH; Microchip PIC; Sensor network; ISM; RF; MCU; MESH; Microchip PIC

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Beneš, V. (2013). Bezdrátová senzorová síť . (Thesis). Brno University of Technology. Retrieved from http://hdl.handle.net/11012/72331

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

Chicago Manual of Style (16th Edition):

Beneš, Vladimír. “Bezdrátová senzorová síť .” 2013. Thesis, Brno University of Technology. Accessed November 22, 2019. http://hdl.handle.net/11012/72331.

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

MLA Handbook (7th Edition):

Beneš, Vladimír. “Bezdrátová senzorová síť .” 2013. Web. 22 Nov 2019.

Vancouver:

Beneš V. Bezdrátová senzorová síť . [Internet] [Thesis]. Brno University of Technology; 2013. [cited 2019 Nov 22]. Available from: http://hdl.handle.net/11012/72331.

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

Council of Science Editors:

Beneš V. Bezdrátová senzorová síť . [Thesis]. Brno University of Technology; 2013. Available from: http://hdl.handle.net/11012/72331

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation


Brno University of Technology

2. Cabal, Jakub. Jednotky pro asynchronní přechody v obvodech FPGA .

Degree: 2015, Brno University of Technology

 Cílem této práce je provést rozbor a implementaci jednotek pro řešení asynchronních přechodů v obvodech FPGA. Tyto přechody jsou nevyhnutelné ve složitějších obvodových návrzích a… (more)

Subjects/Keywords: FPGA; VHDL; asynchronní přechod; FIFO; omezující podmínky; FPGA; VHDL; clock domain crossing; FIFO; constraints

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Cabal, J. (2015). Jednotky pro asynchronní přechody v obvodech FPGA . (Thesis). Brno University of Technology. Retrieved from http://hdl.handle.net/11012/40814

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

Chicago Manual of Style (16th Edition):

Cabal, Jakub. “Jednotky pro asynchronní přechody v obvodech FPGA .” 2015. Thesis, Brno University of Technology. Accessed November 22, 2019. http://hdl.handle.net/11012/40814.

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

MLA Handbook (7th Edition):

Cabal, Jakub. “Jednotky pro asynchronní přechody v obvodech FPGA .” 2015. Web. 22 Nov 2019.

Vancouver:

Cabal J. Jednotky pro asynchronní přechody v obvodech FPGA . [Internet] [Thesis]. Brno University of Technology; 2015. [cited 2019 Nov 22]. Available from: http://hdl.handle.net/11012/40814.

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

Council of Science Editors:

Cabal J. Jednotky pro asynchronní přechody v obvodech FPGA . [Thesis]. Brno University of Technology; 2015. Available from: http://hdl.handle.net/11012/40814

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation


Brno University of Technology

3. Sedlář, Jan. Programátor obvodů FPGA .

Degree: 2016, Brno University of Technology

 Práce se zabývá rozborem realizace FPGA programátorů. Jejím cílem je vytvořit funkční programátor. Návrh je zaměřen na minimalizaci součástek, jejich ceny a plochy. Programátor by… (more)

Subjects/Keywords: FPGA; FTDI; JTAG; SVF; Programátor; FPGA; FTDI; JTAG; SVF Programmer

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Sedlář, J. (2016). Programátor obvodů FPGA . (Thesis). Brno University of Technology. Retrieved from http://hdl.handle.net/11012/61682

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

Chicago Manual of Style (16th Edition):

Sedlář, Jan. “Programátor obvodů FPGA .” 2016. Thesis, Brno University of Technology. Accessed November 22, 2019. http://hdl.handle.net/11012/61682.

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

MLA Handbook (7th Edition):

Sedlář, Jan. “Programátor obvodů FPGA .” 2016. Web. 22 Nov 2019.

Vancouver:

Sedlář J. Programátor obvodů FPGA . [Internet] [Thesis]. Brno University of Technology; 2016. [cited 2019 Nov 22]. Available from: http://hdl.handle.net/11012/61682.

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

Council of Science Editors:

Sedlář J. Programátor obvodů FPGA . [Thesis]. Brno University of Technology; 2016. Available from: http://hdl.handle.net/11012/61682

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation


Brno University of Technology

4. Čáslavský, František. Rozšiřující rozhraní pro vývojové desky s obvody FPGA .

Degree: 2017, Brno University of Technology

 Předkládaná práce se zabývá návrhem rozšiřujících modulů pro vývojovou desku Spartan-3 Starter kit. Cílem práce je návrh modulů pro zvukový vstup a výstup a pro… (more)

Subjects/Keywords: Spartan-3; FPGA; vývojový kit; A/D převodník; D/A převodník; VGA; Spartan-3; FPGA; development kit; A/D converter; D/A converter; VGA

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Čáslavský, F. (2017). Rozšiřující rozhraní pro vývojové desky s obvody FPGA . (Thesis). Brno University of Technology. Retrieved from http://hdl.handle.net/11012/61651

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

Chicago Manual of Style (16th Edition):

Čáslavský, František. “Rozšiřující rozhraní pro vývojové desky s obvody FPGA .” 2017. Thesis, Brno University of Technology. Accessed November 22, 2019. http://hdl.handle.net/11012/61651.

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

MLA Handbook (7th Edition):

Čáslavský, František. “Rozšiřující rozhraní pro vývojové desky s obvody FPGA .” 2017. Web. 22 Nov 2019.

Vancouver:

Čáslavský F. Rozšiřující rozhraní pro vývojové desky s obvody FPGA . [Internet] [Thesis]. Brno University of Technology; 2017. [cited 2019 Nov 22]. Available from: http://hdl.handle.net/11012/61651.

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

Council of Science Editors:

Čáslavský F. Rozšiřující rozhraní pro vývojové desky s obvody FPGA . [Thesis]. Brno University of Technology; 2017. Available from: http://hdl.handle.net/11012/61651

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation


Brno University of Technology

5. Suchanek, Michal. Implementace PCS a PMA podvrstvy 50 Gb/s Ethernetu v FPGA .

Degree: 2019, Brno University of Technology

 Cílem této bakalářské práce je seznámit se se standardem 25/50 Gigabit Ethernet Consortium, jenž definuje 50Gb/s Ethernet. Prostudovat specifikace pro PCS a PMA podvrstvy fyzické… (more)

Subjects/Keywords: FPGA; ethernet; VHDL; fyzická vrstva; FPGA; ethernet; VHDL; physical layer

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Suchanek, M. (2019). Implementace PCS a PMA podvrstvy 50 Gb/s Ethernetu v FPGA . (Thesis). Brno University of Technology. Retrieved from http://hdl.handle.net/11012/173798

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

Chicago Manual of Style (16th Edition):

Suchanek, Michal. “Implementace PCS a PMA podvrstvy 50 Gb/s Ethernetu v FPGA .” 2019. Thesis, Brno University of Technology. Accessed November 22, 2019. http://hdl.handle.net/11012/173798.

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

MLA Handbook (7th Edition):

Suchanek, Michal. “Implementace PCS a PMA podvrstvy 50 Gb/s Ethernetu v FPGA .” 2019. Web. 22 Nov 2019.

Vancouver:

Suchanek M. Implementace PCS a PMA podvrstvy 50 Gb/s Ethernetu v FPGA . [Internet] [Thesis]. Brno University of Technology; 2019. [cited 2019 Nov 22]. Available from: http://hdl.handle.net/11012/173798.

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

Council of Science Editors:

Suchanek M. Implementace PCS a PMA podvrstvy 50 Gb/s Ethernetu v FPGA . [Thesis]. Brno University of Technology; 2019. Available from: http://hdl.handle.net/11012/173798

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation


Brno University of Technology

6. Ostřížek, Tomáš. Laboratorní vývojové desky pro výukové aplikace .

Degree: 2018, Brno University of Technology

 Tato práce se zabývá postupem návrhu vývojové desky s obvodem FPGA pro potřeby výuky digitálních obvodů jako náhrady zastaralé Spartan-3 Starter Kit Board. Teoretická část… (more)

Subjects/Keywords: FPGA; vývojová deska; digitální elektrické obvody; digitální rozhraní; FPGA; development board; digital electrical circuits; digital interface

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Ostřížek, T. (2018). Laboratorní vývojové desky pro výukové aplikace . (Thesis). Brno University of Technology. Retrieved from http://hdl.handle.net/11012/81987

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

Chicago Manual of Style (16th Edition):

Ostřížek, Tomáš. “Laboratorní vývojové desky pro výukové aplikace .” 2018. Thesis, Brno University of Technology. Accessed November 22, 2019. http://hdl.handle.net/11012/81987.

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

MLA Handbook (7th Edition):

Ostřížek, Tomáš. “Laboratorní vývojové desky pro výukové aplikace .” 2018. Web. 22 Nov 2019.

Vancouver:

Ostřížek T. Laboratorní vývojové desky pro výukové aplikace . [Internet] [Thesis]. Brno University of Technology; 2018. [cited 2019 Nov 22]. Available from: http://hdl.handle.net/11012/81987.

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

Council of Science Editors:

Ostřížek T. Laboratorní vývojové desky pro výukové aplikace . [Thesis]. Brno University of Technology; 2018. Available from: http://hdl.handle.net/11012/81987

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation


Brno University of Technology

7. Hrubý, Lukáš. Prostorový ovladač .

Degree: 2016, Brno University of Technology

 Předkládaná práce se zabývá problematikou snímání polohy zařízení v prostoru, zpracování dat o jeho poloze a odesílání těchto dat dále do koncového zařízení. V rámci… (more)

Subjects/Keywords: Akcelerometr; magnetometr; gyroskop; Bluetooth; 3D; ovladač; Accelerometer; magnetometer; gyroscope; Bluetooth; 3D; controller

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Hrubý, L. (2016). Prostorový ovladač . (Thesis). Brno University of Technology. Retrieved from http://hdl.handle.net/11012/61615

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

Chicago Manual of Style (16th Edition):

Hrubý, Lukáš. “Prostorový ovladač .” 2016. Thesis, Brno University of Technology. Accessed November 22, 2019. http://hdl.handle.net/11012/61615.

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

MLA Handbook (7th Edition):

Hrubý, Lukáš. “Prostorový ovladač .” 2016. Web. 22 Nov 2019.

Vancouver:

Hrubý L. Prostorový ovladač . [Internet] [Thesis]. Brno University of Technology; 2016. [cited 2019 Nov 22]. Available from: http://hdl.handle.net/11012/61615.

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

Council of Science Editors:

Hrubý L. Prostorový ovladač . [Thesis]. Brno University of Technology; 2016. Available from: http://hdl.handle.net/11012/61615

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation


Brno University of Technology

8. Šulc, Tomáš. Implementace mikropočítače do obvodu FPGA .

Degree: 2012, Brno University of Technology

 Předkládaná práce se zabývá architekturou 8bitového mikropočítače Sinclair ZX Spectrum 48K a její úpravou pro implementaci do obvodu FPGA. Teoretická část práce je zaměřena na… (more)

Subjects/Keywords: Sinclair ZX Spectrum 48K; emulátor; architektura; mikropočítač; VHDL; FPGA; Spartan-3.; Sinclair ZX Spectrum 48K; emulator; architecture; microcomputer; VHDL; FPGA; Spartan-3.

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Šulc, T. (2012). Implementace mikropočítače do obvodu FPGA . (Thesis). Brno University of Technology. Retrieved from http://hdl.handle.net/11012/12469

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

Chicago Manual of Style (16th Edition):

Šulc, Tomáš. “Implementace mikropočítače do obvodu FPGA .” 2012. Thesis, Brno University of Technology. Accessed November 22, 2019. http://hdl.handle.net/11012/12469.

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

MLA Handbook (7th Edition):

Šulc, Tomáš. “Implementace mikropočítače do obvodu FPGA .” 2012. Web. 22 Nov 2019.

Vancouver:

Šulc T. Implementace mikropočítače do obvodu FPGA . [Internet] [Thesis]. Brno University of Technology; 2012. [cited 2019 Nov 22]. Available from: http://hdl.handle.net/11012/12469.

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

Council of Science Editors:

Šulc T. Implementace mikropočítače do obvodu FPGA . [Thesis]. Brno University of Technology; 2012. Available from: http://hdl.handle.net/11012/12469

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation


Brno University of Technology

9. Kováč, Michal. Prostorový LED zobrazovač .

Degree: 2013, Brno University of Technology

 Bakalárska práca sa zaoberá návrhom priestorového zobrazovača tvoreného sieťou RGB LED usporiadaných do matice 8x8x8. Práca rozoberá možnosti usporiadania diód vzhľadom k minimalizácii počtu vývodov… (more)

Subjects/Keywords: 3D displej; LED; FPGA; Spartan-3 Starter Kit; VHDL; USB; 3D display; LED; FPGA; Spartan-3 Starter Kit; VHDL; USB

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Kováč, M. (2013). Prostorový LED zobrazovač . (Thesis). Brno University of Technology. Retrieved from http://hdl.handle.net/11012/26965

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

Chicago Manual of Style (16th Edition):

Kováč, Michal. “Prostorový LED zobrazovač .” 2013. Thesis, Brno University of Technology. Accessed November 22, 2019. http://hdl.handle.net/11012/26965.

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

MLA Handbook (7th Edition):

Kováč, Michal. “Prostorový LED zobrazovač .” 2013. Web. 22 Nov 2019.

Vancouver:

Kováč M. Prostorový LED zobrazovač . [Internet] [Thesis]. Brno University of Technology; 2013. [cited 2019 Nov 22]. Available from: http://hdl.handle.net/11012/26965.

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

Council of Science Editors:

Kováč M. Prostorový LED zobrazovač . [Thesis]. Brno University of Technology; 2013. Available from: http://hdl.handle.net/11012/26965

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation


Brno University of Technology

10. Walletzký, Ondřej. Implementace jádra 8-bitového mikrokontroléru do FPGA a ASIC .

Degree: 2014, Brno University of Technology

 Tato práce se zabývá návrhem jádra 8-bitového mikroprocesoru kompatibilního s jedním z 8-bitových mikrokontrolérů PIC společnosti Microchip. Teoretická část práce zkoumá jednotlivé architektury 8-bitových mikrokontrolérů… (more)

Subjects/Keywords: PIC; Microchip; architektura; FPGA; ASIC; mikrokontrolér; návrh; implementace; PIC; Microchip; architecture; FPGA; ASIC; microcontroller; design; implementation

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Walletzký, O. (2014). Implementace jádra 8-bitového mikrokontroléru do FPGA a ASIC . (Thesis). Brno University of Technology. Retrieved from http://hdl.handle.net/11012/34149

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

Chicago Manual of Style (16th Edition):

Walletzký, Ondřej. “Implementace jádra 8-bitového mikrokontroléru do FPGA a ASIC .” 2014. Thesis, Brno University of Technology. Accessed November 22, 2019. http://hdl.handle.net/11012/34149.

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

MLA Handbook (7th Edition):

Walletzký, Ondřej. “Implementace jádra 8-bitového mikrokontroléru do FPGA a ASIC .” 2014. Web. 22 Nov 2019.

Vancouver:

Walletzký O. Implementace jádra 8-bitového mikrokontroléru do FPGA a ASIC . [Internet] [Thesis]. Brno University of Technology; 2014. [cited 2019 Nov 22]. Available from: http://hdl.handle.net/11012/34149.

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

Council of Science Editors:

Walletzký O. Implementace jádra 8-bitového mikrokontroléru do FPGA a ASIC . [Thesis]. Brno University of Technology; 2014. Available from: http://hdl.handle.net/11012/34149

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation


Brno University of Technology

11. Sanetrik, Štefan. Řízení napájení pro monopost Formula Student .

Degree: 2018, Brno University of Technology

 Práca sa zaoberá návrhom jednotky riadenia napájania pre monopost Formule Student. Prvá časť práce sa zaoberá definovaním požiadaviek na jednotku riadenia napájania. Následne je predstavený… (more)

Subjects/Keywords: CAN; riadenie napájania; meranie prúdu; Formula Student; CAN; power management; current measurement; Formula Student

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Sanetrik, . (2018). Řízení napájení pro monopost Formula Student . (Thesis). Brno University of Technology. Retrieved from http://hdl.handle.net/11012/82038

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

Chicago Manual of Style (16th Edition):

Sanetrik, Štefan. “Řízení napájení pro monopost Formula Student .” 2018. Thesis, Brno University of Technology. Accessed November 22, 2019. http://hdl.handle.net/11012/82038.

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

MLA Handbook (7th Edition):

Sanetrik, Štefan. “Řízení napájení pro monopost Formula Student .” 2018. Web. 22 Nov 2019.

Vancouver:

Sanetrik . Řízení napájení pro monopost Formula Student . [Internet] [Thesis]. Brno University of Technology; 2018. [cited 2019 Nov 22]. Available from: http://hdl.handle.net/11012/82038.

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

Council of Science Editors:

Sanetrik . Řízení napájení pro monopost Formula Student . [Thesis]. Brno University of Technology; 2018. Available from: http://hdl.handle.net/11012/82038

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation


Brno University of Technology

12. Matěj, Jan. Čidlo vibrací .

Degree: 2015, Brno University of Technology

 Tato bakalářská práce se zabývá návrhem a realizací systému pro snímání vibrací převodovky motoru radarové antény. V práci jsou přiblíženy principy funkce senzorů vibrací, přehled… (more)

Subjects/Keywords: Měření vibrací; absolutní senzory vibrací; akcelerometry; piezoelektrický akcelerometr; spektrální analýza; FPGA.; Vibration measurement; absolute vibration sensors; accelerometers; piezoelectric accelerometer; spectral analysis; FPGA.

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Matěj, J. (2015). Čidlo vibrací . (Thesis). Brno University of Technology. Retrieved from http://hdl.handle.net/11012/41529

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

Chicago Manual of Style (16th Edition):

Matěj, Jan. “Čidlo vibrací .” 2015. Thesis, Brno University of Technology. Accessed November 22, 2019. http://hdl.handle.net/11012/41529.

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

MLA Handbook (7th Edition):

Matěj, Jan. “Čidlo vibrací .” 2015. Web. 22 Nov 2019.

Vancouver:

Matěj J. Čidlo vibrací . [Internet] [Thesis]. Brno University of Technology; 2015. [cited 2019 Nov 22]. Available from: http://hdl.handle.net/11012/41529.

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

Council of Science Editors:

Matěj J. Čidlo vibrací . [Thesis]. Brno University of Technology; 2015. Available from: http://hdl.handle.net/11012/41529

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation


Brno University of Technology

13. Juřica, Libor. Implementace rozhraní HDMI/DVI do obvodu FPGA .

Degree: 2013, Brno University of Technology

 Práce se zabývá implementací rozhraní pro přenos digitálních video signálů do obvodu FPGA. Jsou zde popsány technické specifikace rozhraní HDMI a DVI. Teoretická část je… (more)

Subjects/Keywords: HDMI; DVI; FPGA; VHDL; Spartan-6; TMDS; HDMI; DVI; FPGA; VHDL; Spartan-6; TMDS

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Juřica, L. (2013). Implementace rozhraní HDMI/DVI do obvodu FPGA . (Thesis). Brno University of Technology. Retrieved from http://hdl.handle.net/11012/26964

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

Chicago Manual of Style (16th Edition):

Juřica, Libor. “Implementace rozhraní HDMI/DVI do obvodu FPGA .” 2013. Thesis, Brno University of Technology. Accessed November 22, 2019. http://hdl.handle.net/11012/26964.

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

MLA Handbook (7th Edition):

Juřica, Libor. “Implementace rozhraní HDMI/DVI do obvodu FPGA .” 2013. Web. 22 Nov 2019.

Vancouver:

Juřica L. Implementace rozhraní HDMI/DVI do obvodu FPGA . [Internet] [Thesis]. Brno University of Technology; 2013. [cited 2019 Nov 22]. Available from: http://hdl.handle.net/11012/26964.

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

Council of Science Editors:

Juřica L. Implementace rozhraní HDMI/DVI do obvodu FPGA . [Thesis]. Brno University of Technology; 2013. Available from: http://hdl.handle.net/11012/26964

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation


Brno University of Technology

14. Hampl, Tomáš. Systém pro bezdrátové měření času .

Degree: 2014, Brno University of Technology

 Tato bakalářská práce se zabývá návrhem a realizací systému bezdrátových číslicových stopek pro měření času. Stopky jsou realizovány mikroprocesorem ATmega16 a bezdrátový přenos dat modulem… (more)

Subjects/Keywords: ISM pásmo; bezdrátové moduly; číslicové stopky; přenos dat; mikrokontrolér; ATmega; RFM22; PWM; LED displej; ISM band; wireless module; digital stopwatch; data transfer; microcontroller; ATmega; RFM22; PWM; LED display

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Hampl, T. (2014). Systém pro bezdrátové měření času . (Thesis). Brno University of Technology. Retrieved from http://hdl.handle.net/11012/34175

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

Chicago Manual of Style (16th Edition):

Hampl, Tomáš. “Systém pro bezdrátové měření času .” 2014. Thesis, Brno University of Technology. Accessed November 22, 2019. http://hdl.handle.net/11012/34175.

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

MLA Handbook (7th Edition):

Hampl, Tomáš. “Systém pro bezdrátové měření času .” 2014. Web. 22 Nov 2019.

Vancouver:

Hampl T. Systém pro bezdrátové měření času . [Internet] [Thesis]. Brno University of Technology; 2014. [cited 2019 Nov 22]. Available from: http://hdl.handle.net/11012/34175.

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

Council of Science Editors:

Hampl T. Systém pro bezdrátové měření času . [Thesis]. Brno University of Technology; 2014. Available from: http://hdl.handle.net/11012/34175

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation


Brno University of Technology

15. Dula, Přemysl. Digitální zvukové efekty v obvodu FPGA .

Degree: 2012, Brno University of Technology

 Tato práce se zabývá návrhem a realizací digitálního efektového procesoru. V jednotlivých kapitolách je popsáno rozdělení analogových a digitálních efektů, princip a popis efektů, které… (more)

Subjects/Keywords: Efektový procesor; analogové; digitální efekty; AD/DA převodník; FPGA obvod; Effect processor; analog; digital effects; AD/DA converter; FPGA

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Dula, P. (2012). Digitální zvukové efekty v obvodu FPGA . (Thesis). Brno University of Technology. Retrieved from http://hdl.handle.net/11012/71546

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

Chicago Manual of Style (16th Edition):

Dula, Přemysl. “Digitální zvukové efekty v obvodu FPGA .” 2012. Thesis, Brno University of Technology. Accessed November 22, 2019. http://hdl.handle.net/11012/71546.

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

MLA Handbook (7th Edition):

Dula, Přemysl. “Digitální zvukové efekty v obvodu FPGA .” 2012. Web. 22 Nov 2019.

Vancouver:

Dula P. Digitální zvukové efekty v obvodu FPGA . [Internet] [Thesis]. Brno University of Technology; 2012. [cited 2019 Nov 22]. Available from: http://hdl.handle.net/11012/71546.

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

Council of Science Editors:

Dula P. Digitální zvukové efekty v obvodu FPGA . [Thesis]. Brno University of Technology; 2012. Available from: http://hdl.handle.net/11012/71546

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation


Brno University of Technology

16. Beneš, Vladimír. Bezdrátová senzorová síť .

Degree: 2013, Brno University of Technology

 Bakalářská práce se zabývá návrhem a realizací sítě bezdrátových senzorů teploty splňující požadavky na sítě typu multi-hop. To znamená, že pokud nebude pro čidlo řídící… (more)

Subjects/Keywords: Senzorová síť; ISM; RF; MCU; MESH; Microchip PIC; Sensor network; ISM; RF; MCU; MESH; Microchip PIC

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Beneš, V. (2013). Bezdrátová senzorová síť . (Thesis). Brno University of Technology. Retrieved from http://hdl.handle.net/11012/71580

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

Chicago Manual of Style (16th Edition):

Beneš, Vladimír. “Bezdrátová senzorová síť .” 2013. Thesis, Brno University of Technology. Accessed November 22, 2019. http://hdl.handle.net/11012/71580.

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

MLA Handbook (7th Edition):

Beneš, Vladimír. “Bezdrátová senzorová síť .” 2013. Web. 22 Nov 2019.

Vancouver:

Beneš V. Bezdrátová senzorová síť . [Internet] [Thesis]. Brno University of Technology; 2013. [cited 2019 Nov 22]. Available from: http://hdl.handle.net/11012/71580.

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

Council of Science Editors:

Beneš V. Bezdrátová senzorová síť . [Thesis]. Brno University of Technology; 2013. Available from: http://hdl.handle.net/11012/71580

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation


Brno University of Technology

17. Juřica, Libor. Rozhraní pro průmyslovou HD kameru .

Degree: 2015, Brno University of Technology

 Diplomová práce se zabývá vytvořením obvodu pro příjem dat z průmyslové kamery. Jádro obvodu je navrhováno pro FPGA. Teoretická část obsahuje popis rozhraní SDI, rozbor… (more)

Subjects/Keywords: SDI; FPGA; MGT; komutátor; VHDL; průmyslová kamera; SDI; FPGA; MGT; slip ring; VHDL; industrial camera

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Juřica, L. (2015). Rozhraní pro průmyslovou HD kameru . (Thesis). Brno University of Technology. Retrieved from http://hdl.handle.net/11012/40260

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

Chicago Manual of Style (16th Edition):

Juřica, Libor. “Rozhraní pro průmyslovou HD kameru .” 2015. Thesis, Brno University of Technology. Accessed November 22, 2019. http://hdl.handle.net/11012/40260.

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

MLA Handbook (7th Edition):

Juřica, Libor. “Rozhraní pro průmyslovou HD kameru .” 2015. Web. 22 Nov 2019.

Vancouver:

Juřica L. Rozhraní pro průmyslovou HD kameru . [Internet] [Thesis]. Brno University of Technology; 2015. [cited 2019 Nov 22]. Available from: http://hdl.handle.net/11012/40260.

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

Council of Science Editors:

Juřica L. Rozhraní pro průmyslovou HD kameru . [Thesis]. Brno University of Technology; 2015. Available from: http://hdl.handle.net/11012/40260

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation


Brno University of Technology

18. Tomko, Jakub. Audio syntetizér v obvodu FPGA .

Degree: 2012, Brno University of Technology

 Táto práca sa zaoberá metódami zvukovej syntézy. Opísané sú výhody a nevýhody použitia jednotlivých metód v hudobných syntetizátoroch. Na základe analýzy zvuku klavíra bola vybraná… (more)

Subjects/Keywords: syntéza zvuku; spektrum; klavír; syntetizátor; obálka zvuku; DA prevodník; flash pamäť; VHDL; FPGA; Spartan-3; sound synthesis; spectrum; piano; synthesizer; envelope; DA converter; flash memory; VHDL; FPGA; Spartan-3

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Tomko, J. (2012). Audio syntetizér v obvodu FPGA . (Thesis). Brno University of Technology. Retrieved from http://hdl.handle.net/11012/12489

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

Chicago Manual of Style (16th Edition):

Tomko, Jakub. “Audio syntetizér v obvodu FPGA .” 2012. Thesis, Brno University of Technology. Accessed November 22, 2019. http://hdl.handle.net/11012/12489.

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

MLA Handbook (7th Edition):

Tomko, Jakub. “Audio syntetizér v obvodu FPGA .” 2012. Web. 22 Nov 2019.

Vancouver:

Tomko J. Audio syntetizér v obvodu FPGA . [Internet] [Thesis]. Brno University of Technology; 2012. [cited 2019 Nov 22]. Available from: http://hdl.handle.net/11012/12489.

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

Council of Science Editors:

Tomko J. Audio syntetizér v obvodu FPGA . [Thesis]. Brno University of Technology; 2012. Available from: http://hdl.handle.net/11012/12489

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation


Brno University of Technology

19. Dula, Přemysl. Digitální zvukové efekty v obvodu FPGA .

Degree: 2012, Brno University of Technology

 Tato práce se zabývá návrhem a realizací digitálního efektového procesoru. V jednotlivých kapitolách je popsáno rozdělení analogových a digitálních efektů, princip a popis efektů, které… (more)

Subjects/Keywords: Efektový procesor; analogové; digitální efekty; AD/DA převodník; FPGA obvod; Effect processor; analog; digital effects; AD/DA converter; FPGA

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Dula, P. (2012). Digitální zvukové efekty v obvodu FPGA . (Thesis). Brno University of Technology. Retrieved from http://hdl.handle.net/11012/5872

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

Chicago Manual of Style (16th Edition):

Dula, Přemysl. “Digitální zvukové efekty v obvodu FPGA .” 2012. Thesis, Brno University of Technology. Accessed November 22, 2019. http://hdl.handle.net/11012/5872.

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

MLA Handbook (7th Edition):

Dula, Přemysl. “Digitální zvukové efekty v obvodu FPGA .” 2012. Web. 22 Nov 2019.

Vancouver:

Dula P. Digitální zvukové efekty v obvodu FPGA . [Internet] [Thesis]. Brno University of Technology; 2012. [cited 2019 Nov 22]. Available from: http://hdl.handle.net/11012/5872.

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

Council of Science Editors:

Dula P. Digitální zvukové efekty v obvodu FPGA . [Thesis]. Brno University of Technology; 2012. Available from: http://hdl.handle.net/11012/5872

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation


Brno University of Technology

20. Čermák, Justin. Implementace umělé neuronové sítě do obvodu FPGA .

Degree: 2011, Brno University of Technology

 Tato diplomová práce popisuje postup návrhu efektivně pracujícího obvodu umělé neuronové sítě v obvodu FPGA řady Virtex-5 s maximálním využitím možnosti paralelizace. Teoretická část obsahuje… (more)

Subjects/Keywords: VHDL; FPGA; neuronová síť; neuron; Error Back Propagation; DSP48E; Block RAM; nelineární funkce; pevná řádová čárka; parametrizace; VHDL; FPGA; neural network; neuron; Error Back Propagation; DSP48E; Block RAM; non-linear function; fixed point; parameter setting

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Čermák, J. (2011). Implementace umělé neuronové sítě do obvodu FPGA . (Thesis). Brno University of Technology. Retrieved from http://hdl.handle.net/11012/1755

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

Chicago Manual of Style (16th Edition):

Čermák, Justin. “Implementace umělé neuronové sítě do obvodu FPGA .” 2011. Thesis, Brno University of Technology. Accessed November 22, 2019. http://hdl.handle.net/11012/1755.

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

MLA Handbook (7th Edition):

Čermák, Justin. “Implementace umělé neuronové sítě do obvodu FPGA .” 2011. Web. 22 Nov 2019.

Vancouver:

Čermák J. Implementace umělé neuronové sítě do obvodu FPGA . [Internet] [Thesis]. Brno University of Technology; 2011. [cited 2019 Nov 22]. Available from: http://hdl.handle.net/11012/1755.

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

Council of Science Editors:

Čermák J. Implementace umělé neuronové sítě do obvodu FPGA . [Thesis]. Brno University of Technology; 2011. Available from: http://hdl.handle.net/11012/1755

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation


Brno University of Technology

21. Skibik, Petr. Implementace ethernetového komunikačního rozhraní do obvodu FPGA .

Degree: 2011, Brno University of Technology

 Tato práce se zabývá návrhem síťového komunikačního rozhraní na bázi Ethernetu a jeho implementací do obvodu FPGA. Pro popis hardwaru je použit programovací jazyk VHDL.… (more)

Subjects/Keywords: Ethernet; IEEE803.2; TCP/IP model; síťová komunikace; linková vrstva; síťová vrstva; transportní vrstva; paket; IP; UDP; ARP; ICMP; kontrolní součet; CRC; VHDL; FPGA.; Ethernet; IEEE803.2; TCP/IP model; network communication; link layer; network layer; transport layer; packet; IP; UDP; ARP; ICMP; checksum; CRC; VHDL; FPGA.

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Skibik, P. (2011). Implementace ethernetového komunikačního rozhraní do obvodu FPGA . (Thesis). Brno University of Technology. Retrieved from http://hdl.handle.net/11012/1877

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

Chicago Manual of Style (16th Edition):

Skibik, Petr. “Implementace ethernetového komunikačního rozhraní do obvodu FPGA .” 2011. Thesis, Brno University of Technology. Accessed November 22, 2019. http://hdl.handle.net/11012/1877.

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

MLA Handbook (7th Edition):

Skibik, Petr. “Implementace ethernetového komunikačního rozhraní do obvodu FPGA .” 2011. Web. 22 Nov 2019.

Vancouver:

Skibik P. Implementace ethernetového komunikačního rozhraní do obvodu FPGA . [Internet] [Thesis]. Brno University of Technology; 2011. [cited 2019 Nov 22]. Available from: http://hdl.handle.net/11012/1877.

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

Council of Science Editors:

Skibik P. Implementace ethernetového komunikačního rozhraní do obvodu FPGA . [Thesis]. Brno University of Technology; 2011. Available from: http://hdl.handle.net/11012/1877

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation


Brno University of Technology

22. Tomko, Jakub. Komprese videa v obvodu FPGA .

Degree: 2014, Brno University of Technology

 Práca sa venuje rozboru kompresného algoritmu formátu MJPEG a možnostiam jeho implementácie v obvode FPGA. Navrhnuté a vyskúšané boli tri metódy na zníženie dátového toku… (more)

Subjects/Keywords: JPEG; MJPEG; kompresia obrazu; DCT; entropické kódovanie; DPCM; VLE; RLE; Huffmanovo kódovanie; filtrácia šumu; kódovanie rozdielových snímok; FPGA; VHDL; redukcia dátového toku; latencia; Full HD; JPEG; MJPEG; image compression; DCT; entropy encoding; DPCM; VLE; RLE; Huffman encoding; noise filtering; inter-frame encoding; FPGA; VHDL; bitstream reduction; latency; Full HD

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Tomko, J. (2014). Komprese videa v obvodu FPGA . (Thesis). Brno University of Technology. Retrieved from http://hdl.handle.net/11012/32072

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

Chicago Manual of Style (16th Edition):

Tomko, Jakub. “Komprese videa v obvodu FPGA .” 2014. Thesis, Brno University of Technology. Accessed November 22, 2019. http://hdl.handle.net/11012/32072.

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

MLA Handbook (7th Edition):

Tomko, Jakub. “Komprese videa v obvodu FPGA .” 2014. Web. 22 Nov 2019.

Vancouver:

Tomko J. Komprese videa v obvodu FPGA . [Internet] [Thesis]. Brno University of Technology; 2014. [cited 2019 Nov 22]. Available from: http://hdl.handle.net/11012/32072.

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

Council of Science Editors:

Tomko J. Komprese videa v obvodu FPGA . [Thesis]. Brno University of Technology; 2014. Available from: http://hdl.handle.net/11012/32072

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation


Brno University of Technology

23. Kováč, Michal. Modulátor OFDM v obvodu FPGA .

Degree: 2015, Brno University of Technology

 Diplomová práca sa zaoberá návrhom modulátora OFDM v obvode FPGA. Práca popisuje základné vlastnosti modulácie OFDM, jej výhody a nevýhody. Pomocou navrhnutej blokovej schémy popisuje… (more)

Subjects/Keywords: OFDM; mapovanie modulačných symbolov; FFT; FPGA; Spartan-6; hardvérová kosimulácia; OFDM; mapping of modulation symbols; FFT; FPGA; Spartan-6; hardware co-simulation

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Kováč, M. (2015). Modulátor OFDM v obvodu FPGA . (Thesis). Brno University of Technology. Retrieved from http://hdl.handle.net/11012/40258

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

Chicago Manual of Style (16th Edition):

Kováč, Michal. “Modulátor OFDM v obvodu FPGA .” 2015. Thesis, Brno University of Technology. Accessed November 22, 2019. http://hdl.handle.net/11012/40258.

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

MLA Handbook (7th Edition):

Kováč, Michal. “Modulátor OFDM v obvodu FPGA .” 2015. Web. 22 Nov 2019.

Vancouver:

Kováč M. Modulátor OFDM v obvodu FPGA . [Internet] [Thesis]. Brno University of Technology; 2015. [cited 2019 Nov 22]. Available from: http://hdl.handle.net/11012/40258.

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

Council of Science Editors:

Kováč M. Modulátor OFDM v obvodu FPGA . [Thesis]. Brno University of Technology; 2015. Available from: http://hdl.handle.net/11012/40258

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation


Brno University of Technology

24. Bárta, Jakub. Implementace tvarování anténních příjmových svazků radaru v FPGA .

Degree: 2019, Brno University of Technology

 Práce se v úvodu zabývá teorií radarů a jejich rozdělením. Dále představuje maticové antény, jejich parametry a možnosti práce s nimi. V hlavní části je… (more)

Subjects/Keywords: Radar; PSR; anténní řada; vyzařovací charakteristika; monopulz; tvarování svazku; FPGA; Altera; Cyclone V; Radar; PSR; antena array; antena pattern; monopulse; beamforming; FPGA; Altera; Cyclone V

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Bárta, J. (2019). Implementace tvarování anténních příjmových svazků radaru v FPGA . (Thesis). Brno University of Technology. Retrieved from http://hdl.handle.net/11012/177762

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

Chicago Manual of Style (16th Edition):

Bárta, Jakub. “Implementace tvarování anténních příjmových svazků radaru v FPGA .” 2019. Thesis, Brno University of Technology. Accessed November 22, 2019. http://hdl.handle.net/11012/177762.

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

MLA Handbook (7th Edition):

Bárta, Jakub. “Implementace tvarování anténních příjmových svazků radaru v FPGA .” 2019. Web. 22 Nov 2019.

Vancouver:

Bárta J. Implementace tvarování anténních příjmových svazků radaru v FPGA . [Internet] [Thesis]. Brno University of Technology; 2019. [cited 2019 Nov 22]. Available from: http://hdl.handle.net/11012/177762.

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

Council of Science Editors:

Bárta J. Implementace tvarování anténních příjmových svazků radaru v FPGA . [Thesis]. Brno University of Technology; 2019. Available from: http://hdl.handle.net/11012/177762

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation


Brno University of Technology

25. Bárta, Jakub. Implementace tvarování anténních příjmových svazků radaru v FPGA .

Degree: 2019, Brno University of Technology

 Práce se zabývá návrhem, implementací a ověřením funkce digitálního tvarovače přijmových svazků 3D radaru. V textu práce je odvozen algoritmus tvarování a detailně popsána jeho… (more)

Subjects/Keywords: 3D radar; fázovaná anténní řada; vyzařovací charakteristika; AESA; PESA; Butlerova matice; tvarování svazku; vychylování svazku; s-parametry; monopulzní detekce; FPGA; Altera; Cyclone V; SoC; 3D radar; phased antena array; antena pattern; AESA; PESA; Butler matrix; beamforming; beamsteerig; monopulse detection; s-parameters; FPGA; Altera; Cyclone V; SoC

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Bárta, J. (2019). Implementace tvarování anténních příjmových svazků radaru v FPGA . (Thesis). Brno University of Technology. Retrieved from http://hdl.handle.net/11012/180536

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

Chicago Manual of Style (16th Edition):

Bárta, Jakub. “Implementace tvarování anténních příjmových svazků radaru v FPGA .” 2019. Thesis, Brno University of Technology. Accessed November 22, 2019. http://hdl.handle.net/11012/180536.

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

MLA Handbook (7th Edition):

Bárta, Jakub. “Implementace tvarování anténních příjmových svazků radaru v FPGA .” 2019. Web. 22 Nov 2019.

Vancouver:

Bárta J. Implementace tvarování anténních příjmových svazků radaru v FPGA . [Internet] [Thesis]. Brno University of Technology; 2019. [cited 2019 Nov 22]. Available from: http://hdl.handle.net/11012/180536.

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

Council of Science Editors:

Bárta J. Implementace tvarování anténních příjmových svazků radaru v FPGA . [Thesis]. Brno University of Technology; 2019. Available from: http://hdl.handle.net/11012/180536

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation


Brno University of Technology

26. Čáslavský, František. Rozšiřující rozhraní pro vývojové desky s obvody FPGA .

Degree: 2017, Brno University of Technology

; Advisors/Committee Members: Bohrn, Marek (advisor).

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Čáslavský, F. (2017). Rozšiřující rozhraní pro vývojové desky s obvody FPGA . (Thesis). Brno University of Technology. Retrieved from http://hdl.handle.net/11012/69407

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

Chicago Manual of Style (16th Edition):

Čáslavský, František. “Rozšiřující rozhraní pro vývojové desky s obvody FPGA .” 2017. Thesis, Brno University of Technology. Accessed November 22, 2019. http://hdl.handle.net/11012/69407.

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

MLA Handbook (7th Edition):

Čáslavský, František. “Rozšiřující rozhraní pro vývojové desky s obvody FPGA .” 2017. Web. 22 Nov 2019.

Vancouver:

Čáslavský F. Rozšiřující rozhraní pro vývojové desky s obvody FPGA . [Internet] [Thesis]. Brno University of Technology; 2017. [cited 2019 Nov 22]. Available from: http://hdl.handle.net/11012/69407.

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

Council of Science Editors:

Čáslavský F. Rozšiřující rozhraní pro vývojové desky s obvody FPGA . [Thesis]. Brno University of Technology; 2017. Available from: http://hdl.handle.net/11012/69407

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation


Brno University of Technology

27. Balcárek, Jan. Digitálně analogový převodník pro generování video signálu pomocí obvodu FPGA .

Degree: 2009, Brno University of Technology

 Jedná se o hardwarový modul, který zobrazuje na zobrazovací jednotce námi požadované informace. Tento modul je řízen digitální logikou implementovanou do FPGA čipu. Logika je… (more)

Subjects/Keywords: D/A Převodník; FPGA; VHDL; VGA Rozhraní; Zobrazovací zařízení; Grafický adaptér; Synchronizace; D/A Convertor; FPGA; VHDL; VGA Interface; Display unit; Graphic adapter; Synchronization

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Balcárek, J. (2009). Digitálně analogový převodník pro generování video signálu pomocí obvodu FPGA . (Thesis). Brno University of Technology. Retrieved from http://hdl.handle.net/11012/1026

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

Chicago Manual of Style (16th Edition):

Balcárek, Jan. “Digitálně analogový převodník pro generování video signálu pomocí obvodu FPGA .” 2009. Thesis, Brno University of Technology. Accessed November 22, 2019. http://hdl.handle.net/11012/1026.

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

MLA Handbook (7th Edition):

Balcárek, Jan. “Digitálně analogový převodník pro generování video signálu pomocí obvodu FPGA .” 2009. Web. 22 Nov 2019.

Vancouver:

Balcárek J. Digitálně analogový převodník pro generování video signálu pomocí obvodu FPGA . [Internet] [Thesis]. Brno University of Technology; 2009. [cited 2019 Nov 22]. Available from: http://hdl.handle.net/11012/1026.

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

Council of Science Editors:

Balcárek J. Digitálně analogový převodník pro generování video signálu pomocí obvodu FPGA . [Thesis]. Brno University of Technology; 2009. Available from: http://hdl.handle.net/11012/1026

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation


Brno University of Technology

28. Vlček, Petr. Aplikační rozhraní pro podporu grafiky v jazyce VHDL .

Degree: 2009, Brno University of Technology

 Cílem této práce je vytvořit rozhraní pro generátor obrazu. Rozhraní generuje VGA signál s možností až 4 bitů barevné hloubky, ovládá 2 čipy jednoportové SRAM… (more)

Subjects/Keywords: grafické prostředí; bresenhamovy algoritmy; digitální diferenciální analyzátor; semínkové vyplňování; VGA; SRAM paměť; posuvné registry; graphics interface; bresenham`s algorithms; digital differential analyzer; seed fill; VGA; SRAM memory; shift registers

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Vlček, P. (2009). Aplikační rozhraní pro podporu grafiky v jazyce VHDL . (Thesis). Brno University of Technology. Retrieved from http://hdl.handle.net/11012/2950

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

Chicago Manual of Style (16th Edition):

Vlček, Petr. “Aplikační rozhraní pro podporu grafiky v jazyce VHDL .” 2009. Thesis, Brno University of Technology. Accessed November 22, 2019. http://hdl.handle.net/11012/2950.

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

MLA Handbook (7th Edition):

Vlček, Petr. “Aplikační rozhraní pro podporu grafiky v jazyce VHDL .” 2009. Web. 22 Nov 2019.

Vancouver:

Vlček P. Aplikační rozhraní pro podporu grafiky v jazyce VHDL . [Internet] [Thesis]. Brno University of Technology; 2009. [cited 2019 Nov 22]. Available from: http://hdl.handle.net/11012/2950.

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

Council of Science Editors:

Vlček P. Aplikační rozhraní pro podporu grafiky v jazyce VHDL . [Thesis]. Brno University of Technology; 2009. Available from: http://hdl.handle.net/11012/2950

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation


Brno University of Technology

29. Čermák, Justin. Implementace neuronové sítě do mikrokontroléru .

Degree: 2009, Brno University of Technology

 Tato bakalářská práce pojednává o využití vícevrstvých neuronových sítí pro rozpoznání obrazového vyjádření čísel pro PC i pro mikrokontroléry. Praktická část popisuje postup při návrhu… (more)

Subjects/Keywords: umělá neuronová síť; mikrokontrolér; perceptron; error back propagation; rozpoznávání znaků; artificial neural network; microcontroller; perceptron; error back propagation; character recognition

Record DetailsSimilar RecordsGoogle PlusoneFacebookTwitterCiteULikeMendeleyreddit

APA · Chicago · MLA · Vancouver · CSE | Export to Zotero / EndNote / Reference Manager

APA (6th Edition):

Čermák, J. (2009). Implementace neuronové sítě do mikrokontroléru . (Thesis). Brno University of Technology. Retrieved from http://hdl.handle.net/11012/1045

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

Chicago Manual of Style (16th Edition):

Čermák, Justin. “Implementace neuronové sítě do mikrokontroléru .” 2009. Thesis, Brno University of Technology. Accessed November 22, 2019. http://hdl.handle.net/11012/1045.

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

MLA Handbook (7th Edition):

Čermák, Justin. “Implementace neuronové sítě do mikrokontroléru .” 2009. Web. 22 Nov 2019.

Vancouver:

Čermák J. Implementace neuronové sítě do mikrokontroléru . [Internet] [Thesis]. Brno University of Technology; 2009. [cited 2019 Nov 22]. Available from: http://hdl.handle.net/11012/1045.

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

Council of Science Editors:

Čermák J. Implementace neuronové sítě do mikrokontroléru . [Thesis]. Brno University of Technology; 2009. Available from: http://hdl.handle.net/11012/1045

Note: this citation may be lacking information needed for this citation format:
Not specified: Masters Thesis or Doctoral Dissertation

.